199640. lajstromszámú szabadalom • Jelfelismerő rendszer
HU 199640 B 2’ vagy (J kimenetével van összekötve és a ^RAMC07/77 oszlop rekeszeinek a 4 vagy P (dmeneteihez is csatlakoznak. Az S40/47, 550/57 és S60/67 kapcsolók 1 és 2 bemenetéit az 5BÍ7T és SB0/7 bitjelek vezérlik* A R AMC00/70...RAMC06/76 rexeszek közösít tett 4 nyelő elektródjaik az S30....S36, SQ(L ..S66 és S85 kapcsolók soros elrendezésen keresztül a HA félösszeadó A1 összegző csatlakozásához^satlakoznak. és az S85 kapcsolót az R és R olvasásjelek vezérlik, és a RAMC00/70...RAMC07/77 rekeszek oszlopainak a 4 kimenetei vissza vannak csatolva ugyanezen rekeszek 3 bemenetelre az S40.. ..S47 kapcsolókon keresztül. A HA fölösszeadó inverz 5 összeg csatlakozása a RAMC00/ /70...RAMC07/77 rekeszek 3 bemenetéihez csatlakozik a W, W Írásjel által vezérelt S84 kapcsolón, az 14 inverteren és az S50L.S57 kapcsolókon keresztül. A ROM memória (3. és 8. ábrák) az IN0.. ..IN7 bemenetekkel társított és 8 sorban elrendezett soronként hét rekeszt tartalmazó mátrixból áll, amely ROMC00/06...ROMC70/ /76 rekeszeket tartalmaz. A rekeszek mindegyike ugyanolyan felépítésű és ezért közü-9 lük a 7. ábrán csak a ROMC00 rekesz felépítését szemléltettük. Ezt a rekeszt egy olyan S kapcsoló képezi, amelynek a kiválasztási SIN1 és SIN1 bemeneti jelek által vezérelt 5 1, 2 vezérlő csatlakozása, továbbá 3 bemeneté és 4 kimenete van. A 8 sor kiválasztása a S1N1, SIN1...SIN0, SIN# bemeneti jelek segítségével történik és feladata annak az időftek a tárolása, amely alatt a megfelelő 10 bemeneti jel lebontása meg kell, hogy történjék. Minden sor 7 bitből áll és ebben egy 0 és 127 között tetszőleges x értéket felvevő szám tárolható, és annak következtében, hogy a RAM memória megfelelő sorát minden 2 15 millisecundumban letapogatjuk, ez az érték 2x millisecundumnak felel meg. Abból a célból, hogy a kivonás helyett összeadást használhassunk, a lebontási érték 127-re vonatkoztatott komplemensét tároljuk. Pontosab- 20 ban kifejezve, ha az egyes sorokban tárolt bitek értékét B0...B6 bitekként jelöljük, ahol B0 bit jelöli a legalacsonyabb, B6 bit pedig a legmagasabb helyértékű bitet, akkor a ROM memória tartalma a következő: egy rekesz- 25 ben 0 vagy 1 értéket tárolunk amikor annak 3 bemenete 0, illetve 1 értéket vesz fel. 10 sor B6 B5 B4 B3 B2 Bl B0 érték idő (ms) ff 1 ff 1 ff 1 ff ff 84 88 1 l 1 1 ff ff ff 120 16 1 1 1 1 1 ff ff 124 8 1 1 1 ff 1 ff ff 116 24 1 1 l ff 1 1 ff ff 108 70 2 1 1 1 1 1 ff ff 124 8 3 ff l 1 ff 1 ff 1 53 150 4 1 l 1 1 1 ff ff 124 8 5 1 1 1 1 1 ff ff 124 8 6 1 l 1 1 1 ff ff 124 8 7 1 1 1 1 1 ff ff 124 8 Az utolsó oszlopban lévő millisecundumben kifejezett időértekeket úgy kapjuk, hogy az utolsó előtti oszlopban lévő számnak vesszük a 127-es komplemensét, ehhez 1-et hozzáadunk és az összeget kettővel megszorozzuk. A fenti táblázattal kapcsolatban megjegyezzük, hogy az 1-től 7-ig terjedő sorok tartalma rögzített, a 0-dik sor tartalma azon- 60 ban a 8. ábrán vázolt HTC vezérlő áramkörrel változtatható. A HTC vezérlő áramkört egy külső vezérlő áramkörtől érkező HT0 és HT1 bitek vezérlik. A HTC vezérlő áramkör tartalmazza az AND ÉS kaput, a NOR4 és 65 NOR5 VAGY kapukat és a NAND4 NEM ÉS 7