175460. lajstromszámú szabadalom • Eljárás és berendezés gyorsan változó periodikus villamos jelek jelalakjának mérésére és kiértékelésére

5 175460 6 a vezérlési funkciót mind a 8 interface-egység felől, mind pedig a 9 célprocesszor felől lehetővé teszi. A berendezés egységei között kapcsolatot megvalósító 7 belső sínrendszer részletesebb felépí­tését a 4. ábrán tüntettük fel. A 7 belső sínrend­szer kialakítása lehetővé teszi, hogy a 9 célpro­cesszor vagy a 8 interface-egységen keresztül a külső számítógép nemcsak vezérlési utasításokat tud a berendezés felé továbbítani, hanem meghatá­rozott módon lekérdezés révén a berendezés fon­tosabb egységeinek állapota felől információt is tud szerezni. Ez a szervezés kétirányú információ­­áramlás kialakítását tette szükségessé. A 9 célprocesszor címző kimenetei 91 address sínen keresztül a 7 belső sínrendszer 72 címbeme­netéhez, a 9 célprocesszorhoz tartozó 11 író-olvasó tár címbemenetéhez és a leggyakrabban előforduló célprogramokat tartalmazó 10 olvasó tár címbe­menetéhez. csatlakozik. A 10 olvasó tárból a kiol­vasást a 9 célprocesszor 99 kimenete vezérli. A 9 célprocesszor adatvonalai 92 adatsínen keresztül a 7 belső sínrendszer 73 adat bemenetéhez csatlakoz­nak. A 10 olvasó tár felől a kiolvasott adatok ugyanehhez a 92 adatsínhez jutnak. A 8 interface-egység 84 adatkimenete a 7 belső sínredszer második 74 adat bemenetéhez, 85 le­kérdező bemenete pedig a 7 belső sínrendszer 75 adat kimenetéhez csatlakozik. A 8 interface egység és a 9 célprocesszor között 82 és 83 vonalakon keresztül vezérlési és címközlési kétoldalú kapcsolat áll fenn. A 9 célprocesszor 98 kimenete 12 moni­tor vezérlő egységhez csatlakozik, amely a mérési eredmények grafikus megjelenítésére a 13 monitort vezérli. A 12 monitor vezérlő egység adatokat kap a 11 író-olvasó tártól és a 3 jelalak tártól. A 13 monitoron megjelenítendő információt egyrészt a 10 olvasó tár programja, másrészt a berendezés üzemmódját meghatározó kezelő szervek állapota határozza meg. Most a 3. ábrára hivatkozunk, és a 3 jelalak tár felépítését ismertetjük. A 3 jelalak tár több azonos kiképzésű író-olvasó C4 tárból, ezek beíró vonalait kiválasztó C2 bemeneti szelektorból, a C4 tárak felé lekérdezés és beírás céljából a 9 célprocesszor, illetve a 8 interface egység feié hozzáférést megva­lósító C3 kimeneti szelektorból, végül Cl címző és vezérlő áramkörből áll. A C2 bemeneti szelektort és a C3 kimeneti szelektort több bemenetű és kimenetű multiplexer egységek képezik, amelyek a Cl címző és vezérlő áramkörtől kapott vezérlés alapján megfelelő bemeneteiket meghatározott ki­menetekkel kötik össze. A C2 bemeneti szelektor bemeneti vonalait a 2 digitalizáló egység (2. ábra) 31 adatkimenetei képezik. A C3 kimeneti szelektor 33 adat bemenete a 8 interface-egység 86 adat kimenetéhez, 35 adat bemenete pedig a 9 célpro­cesszor 94 adat kimenetéhez csatlakozik. A C3 kimeneti szelektor 32 és 34 adat kimenete a 8 interface-egység 87 adat bemenetéhez, illetve a 9 célprocesszor 95 adat bemenetéhez csatlakozik, amely a 12 monitor vezérlő egység bemenetével is össze van kötve. A 3. ábrán látható, hogy a C2 bemeneti szelektor a C4 táraknak csak a beíró vonalaival van összekötve, a C3 kimeneti szelektor azonban a C4 tárakhoz a vezérléstől függően be­írási és kiolvasási célból egyaránt hozzáférhet. A Cl címző és vezérlő áramkört a 4 jelalak tár vezérlő vezérli. A 4 jelalak tár vezérlő 45 indító bemenete a 6 mintavételezőt vezérlő egység 63 kimenetével van összekötve, (2. ábra) 43 vezérlő bemenete a 7 belső sínrendszer 76 kimenetével, 44 leké díző kimenete pedig a 7 belső sínrendszer 77 bemenetével van összekötve. A 4. ábrán a 7 belső sínrendszer tömbvázlatát tüntettük fel. A 7 belső sínrendszer feladata meg­felelő kétoldalú információs és vezérlő kapcsolat létesítése a 9 célprocesszor, a 8 interface-egység, valamint a 15 vezérlőegység és az A7 helyi kezelő­szervek között. A 9 célprocesszor felől érkező 92 adatsín A3 puffertár bemenetéhez és kimeneti A4 puffertár kimenetéhez csatlakozik. Az A3 puffertár összesen „n” darab A40 szelektor első bemenetéivel van összekötve, és az A40 szelektorok második beme­netéihez a berendezés működési paramétereit kije­lölő A7 helyi kezelőszervek csatlakoznak. Az A40 szelektorok bemenetei olyan logikai kapcsolásban vannak elrendezve, hogy az A3 puffertár felől érkező vezérlő jelek letiltják az A7 helyi kezelő­szervek felől érkező vezérlést, így ez utóbbi vezér­lés csak akkor érvényesül, ha az A3 puffertár vezérlést nem kezdeményez. Az egyes A40 szelek­torok egy-egy A5 kezelőszerv tár beíró bemene­tével vannak összekötve, amelyek a rendszer külön­böző lehetséges kezelőszerveire vonatkozó állapot­adatokat tárolják. Az A5 kezelőszerv tárak kime­nete második A6 szelektor bemenetével vannak összekötve, amelynek kimenete a kimeneti A4 puffertár beíró bemenetéihez csatlakozik. Az egyes A5 kezelőszerv tárak 76, 78 és 710 kimenetei a kezelőszervek állapotára vonatkozó adatokat a 15 vezérlőegység megfelelő bemenetéihez továbbítják, 77, 79 és 711 bemenetei pedig a 15 vezérlőegység megfelelő lekérdező kimeneteivel vannak össze­kötve, és ezen az úton információt kapnak a 15 vezérlőegység pillanatnyi állapotáról. A 8 interface-egység 84 adat kimenete és 85 lekérdező bemenete harmadik A8 szelektor 74 adat bemenetével és 75 adat kimenetével vannak össze­kötve, és a harmadik A8 szelektor a 92 adat sínnel és a 91 address sínnel kapcsolható össze. A meg­felelő címek kijelölésére a 91 address sín A1 címképző logika A12 bemenetéhez csatlakozik, amelynek A13 engedélyező kimenete az A4 puffer­tár, A14 időzítő kimenete pedig az A3 puffertár írás engedélyező bemenetével van összekötve. Az A1 címképző logika egy-egy kimenete az egyes A5 kezelőszerv tárak írásvezérlő bemenetéhez csatla­kozik és azok beírását a megfelelő időpontokban vezérli. Az időzítést a 9. célprocesszor 93 kimene­téről az A2 időzítő logika 71 időzítő bemenetére vezetett ütemimpulzusok vezérlik. Az A2 időzítő logika kimenete Az A1 címképző logika All ütembemenetével van összekötve. Az 5. ábrán a 9 célprocesszor egy előnyös kivi­teli alakjának tömbvázlatát tüntettük fel, amelynél a műveletvégző B1 processzor adat- és címvonalai B2 cím és adatmódosító logikai egységen keresztül vannak a 91 address sínnel és a 92 adat sínnel összekötve. A 91 address sín B3 szinkroni-áló 5 10 15 20 25 30 35 40 45 5C 55 60 65 3

Next

/
Oldalképek
Tartalom