189894. lajstromszámú szabadalom • Áramköri elrendezés legalább egy változtatható felbontású analóg-digitál átalakító adatainak feldolgozására egy analizátor-memóriával

5 189894 6 záférésű 7 vezérlőből áll. A legnagyobb prio­ritású 1 analóg-digitál átalakító konvertált jelkimenete a legnagyobb prioritású az adat­buszon, a legkisebb prioritású 2 analóg-digi­tál átalakító konvertált jelkimenete a legki­sebb prioritású b adatbuszon át kapcsolódik a 3 multiplexer adatbemeneteire. A 3 multi­plexer adatkimenete az első c adatbusszal csatlakozik az 5 összeadóegység adatbemene­teire. Ugyancsak az 5 összeadóegység adat­bemeneteire kapcsolódik a 4 eltolási állan­dótár adatkimenete az eltolási d adatbusszal. Az 5 összeadóegység eredménykimenete az e eredménybusszal kapcsolódik a 6 memória­­egység címbemenetóre. A többszörös külső hozzáférésű 7 vezérlő a legnagyobb prio­ritású kétirányú i vezetékköteggel kapcsoló­dik a legnagyobb prioritású 1 analóg-digitál átalakító vezérlő bemeneteire, a legkisebb prioritású kétirányú h vezetékköteggel a legkisebb prioritású 2 analóg-digitál átalakító vezérlóbomeneteire kapcsolódik. A többszörös külső hozzáférésű 7 vezérlő a j választó ve­zetékköteggel kapcsolódik a 3 multiplexer választóbemeneteihez. A többszörös külső hozzáférésű 7 vezérlő a kétirányú f belső adatbusszal és az első k vezérlő vezeték­köteggel kapcsolódik a 6 memóriaegység adat be/kimeneteire, és vezérlóbemeneleire. A többszörös külső hozzáférésű 7 vezérlő a második g vezérlő vezetékköteggel kapcsoló­dik a 4 eltolási éllandótár bemeneteire. Az áramköri elrendezés működése a kö­vetkező: Először a többszörös külső hozzá­férésű 7 vezérlő beírja az egyes analóg-digi­tál átalakítókhoz rendelt eltolási értéket a 4 eltolási állandólárba a második g vezérlő ve­zetékkötegen. A különböző szintű prioritással rendelkező analóg-digitál átalakítók egy-egy konverzió befejezése után a megfelelő priori­tású kétirányú vezetékkötegen igényt jelez­nek a többszörös külső hozzáférésű 7 vezér­lőnek. A többszörös külső hozzáférésű 7 ve­zérlő a második g vezérlő vezetékköteggel engedélyezi, hogy a 4 eltolási állandótár adatkimenetein a megfelelő prioritású analóg­­-digitál átalakítóhoz tartozó eltolási érték jelenjen meg. Ugyancsak a többszörös külső hozzáférésű 7 vezérlő j választó vezetékkö­teggel a megfelelő prioritású analóg-digitál átalakító konvertált adatkimenetein található konvertált adat megjelenését engedélyezi a 3 multiplexer adatkimenetein, ami az első c adatbuszon eljut az 5 összeadóegység adat­bemeneteire. Ezt az adatot és a másik adat­­bemenetére az eltolási d adatbuszon érkező eltolási értéket összegzi az 5 összeadóegy­­ség, ahonnan az eredmény a 6 memóriaegy­ség címbemeneteire jut az e eredménybuszon. A 6 memóriaegység ily módon megcímzett re­keszének tartalmán a többszörös külső hoz­záférésű 7 vezérlő elvégzi az inkrementálásl vagy a dekreraentálást úgy, hogy az első k vezérlő vezetékköteggel vezérelve a 6 memó­riaegységet olvasási ciklust hajt végre. Az olvasási ciklus eredménye, a 6 memóriaegy­ség megcímzett rekeszének tartalma, a két­irányú f belső adatbuszon jut el a többszö­rös külső hozzáférésű 7 vezérlőbe. A több­szörös külső hozzáférésű 7 vezérlő ezt in­­kremenlálja, majd az első k vezérlő vezeték­köteggel írási ciklust hajt végre a 6 memória egységben és a megváltoztatott tartalmat a kétirányú f belső adatbuszon visszaírja a 6 memóriaegység megcímzett rekeszébe. Ez után a megfelelő prioritású kétirányú veze­tékköteggel a többszörös külső hozzáférésű 7 vezérlő jelzi az analóg-digitál átalakítónak, hogy kiszolgálta az igényt, mire az befejezi az igény jelzését. Az analóg-digitál átalakítók azért rendel­keznek különböző prioritási szinttel, mivel több átalakító együttes jelentkezése esetén a többszörös külső hozzáférési 7 vezérlőnek el kell dönteni, hogy melyiket szolgálja ki előbb. A találmány egy további kiviteli alakja látható a 2. ábrán. Ezen a kiviteli alakon a legnagyobb prioritású 1 analóg-digitál átala­kító és a legkisebb prioritású 1 analóg-digi­tál átalakító konvertált adatkimenetei az 1 közös bemenő adatbuszon csatlakoznak az 5 összeadóegység adatbemeneteire. A többszö­rös külső hozzáférésű 7 vezérlő a különböző prioritású analóg-digitál átalakítók közül annak az átalalkitónak a konvertált adatki­menetén megjelenő konvertált adat kijutását engedélyezi az 1 közös adatbuszra, amelyik igényét elfogadta. A találmány egy újabb kiviteli alakja lát­ható a 3. ábrán. Ezen ábrán csak egy ana­lóg-digitál átalakítót alkalmazunk. A legna­gyobb prioritású 1 analóg-digitál átalakító konvertált adatkimenete az 1 közös bemenő adatbusszal az 5 összeadóegység bemenetére csatlakozik. Ez az elrendezés lehetővé teszi, hogy a legnagyobb prioritású 1 analóg-digi­tál átalakító által előállított konvertált adat a mérés során a 6 memóriaegység más és más címtartományait címezze meg. A 4. ábra az 1. ábrán látható külső hoz­záférésű 7 vezérlő megvalósítását mutatja be. Az analóg-digitál átalakítóktól érkező leg­nagyobb prioritású kétirányú i vezetékköteg és a legkisebb prioritású kétirányú h veze­tékköteg kapcsolódik a 7b igényregiszter be­meneteire. A 7e interfacetői érkező p inter­face vezeték is a 7b igényregiszler bemene­tére kapcsolódik. A 7b igényregiszter beme­netétől az r igényvezetékek a 7c prioritás logika bemenetére mennek, amitől az m prio­ritásvezetékek a 7a szekvenciaütemezőre kapcsolódnak. A 7a szekvenciaülemezótól harmadik n vezérlő vezetékköteg a 7b igény­­regiszterre, a negyedik o vezérlő vezetek­­köteg a 7d munkaregiszterre megy. A 7a szekvenciaütemezótől indul ki a j választó vezetékköteg, az első k vezérlő vezetékköteg éB a második g vezérlő vezetékköteg. A 7d munkaregiszterhez kapcsolódik a kétirányú f 5 10 15 20 25 3C 35 40 45 50 55 oo 65 4

Next

/
Thumbnails
Contents