189894. lajstromszámú szabadalom • Áramköri elrendezés legalább egy változtatható felbontású analóg-digitál átalakító adatainak feldolgozására egy analizátor-memóriával
7 189894 8 belső adatbusz. A 7e interface kimeneteihez szintén kapcsolódik a második g vezérlő vezetékköteg. Az áramkör működése a következő: a 7e interfacen keresztül a készülék kezelője megadja az egyes analóg-digitál átalakítóhoz rendelt eltolási értékeket. Az eltolási érték beírásakor a 7e interface a p interface vezetéken beírja a 7e interface felől jelentkező kiszolgálási igényt a 7b igényregiszterbe, ahonnan az r igényvezetékeken a 7b igényregiszter tartalma a 7c prioritás logikán keresztül a megfelelő prioritási sorrend figyelembevételével eljut az m prioritásvezetékeken a 7a szekvencia ütemezőbe, ami beíró jeleket ad a második g vezérlő vezetékkötegen a k eltolási állandótárba, és a második g vezérlő vezetékköteg megfelelő vezetékein a 7e intefacen keresztül megadott eltolási állandók értékei a 4 eltolási állandótárba kerülnek. Az analóg-digitál átalakítók kiszolgálása úgy történik, hogy az analóg-digitál átalakítókból érkező legnagyobb prioritású kétirányú i ezetékkötegen és a legkisebb prioritású kétirányú h vezetékkötegen keresztül érkező kiszolgálási igények a 7b igényregiszter megfelelő flagjeit beírják, ahonnan az r igényvezetékeken a 7c prioritás logikába kerül a 7b igényregiszter tartalma. A 7c prioritás logika a prioritási sorrend kiválasztásával dönt a megfelelő analóg-digitál átalakító kiszolgálása felől és az m prioritásvezetékeken keresztül a 7a szekvenciaütemező megfelelő működését kiváltja. A 7a szekvencia ütemező a j választó vezetékkötegen a 3 multiplexer adatkimenetére kapcsolja a megfelelő analóg-digitál átalakító által előállított konvertált adatot. A második g vezérlő vezetékkötegen a 4 eltolási állandótár kimenetére juttatja az analóg-digitál átalakítóhoz tartozó eltolási állandót, ami az eltolási d adatbuszon az 5 összeadóegységbe jut. Az összeadóegység az eltolási állandó és a konvertált adatból előállított címet az e eredménybuszon a 6 memóriaegység címbemeneteire juttatja. Az első k vezérlő vezetékkötegen a 7a szekvenciád temező a 6 memóriaegységen előbb egy olvasási, majd egy írási ciklust hajt végre. A 6 memóriaegység megcímzett rekeszének tartalma az olvasási ciklusban a kétirányú f belső adatbuszon a 7d munkaregiszterbe kerül, ahol az inkrementálás vagy dekrementálás végbemegy a 6 memóriaegység tartalmán, majd az írási ciklus során visszakerül a megváltoztatott tartalom a kétirányú f belső adatbuszon a 6 memóriaegységbe. A 7d munkaregiszterben a tartalom inkrementálása, vagy dekrementálása a 7a szekvencia ütemezőtől a negyedik o vezérlő vezetékkötegen át érkező jelek hatására történik. A 7a szekvenciaütemező egy kiszolgálási ciklus végén a megfelelő analóg-digitál átalakító felé visszajelzést küld a legnagyobb 5 prioritású kétirányú i vezetékköteg vagy a legkisebb prioritású kétirányú h vezetékköteg megfelelő vezetékein. A kiszolgálási ciklus végén a 7a szekvenciaütemező törli a harmadik n vezérlő vezetékkötegen át a 7b 10 igényregiszter megfelelő flagjét. A 2. vagy 3. ábrához tartozó többszörös külső hozzáférésű 7 vezérlő a 4. ábrán bemutatott elrendezés egyszerűsítésével kapható. 15 Szabadalmi igénypontok 1. Áramköri elrendezés legalább egy vál- 20 toztatható felbontású analóg-digitál átalakító adatainak feldolgozására egy analizátor memóriával, amely áramköri elrendezésben egy analóg-digitál átalakító kimenete egy memóriaegységre csatlakozik, a memóriaegység 25 egy vezérlő vezetékkötegen és egy kétirányú belső adatbuszon át egy vezérlővel van öszszekapcsolva és a vezérlő egy kétirányú vezetékkötegen át az analóg-digitál átalakítóval van összekötve, azzal jellemezve, hogy az 30 analóg-digitál átalakító (1) kimenete egy öszszeadóegység (5) egyik bemenetére van kapcsolva, az összeadóegység (5) másik bemeneté egy eltolási adatbuszon (d) át egy eltolási éllandótár (4) kimenetével és az eltolási ál- 35 landótár (4) bemenete egy második vezérlő vezetékkötegen (g) át a vezérlővel (7) van összekötve, továbbá az ősszeadóegység (5) kimenete eredmény buszon (e) át a memóriaegység (6) bementére csatlakozik. 40 2. Az 1. igénypont szerinti áramköri elrendezés, azzal jellemezve, hogy több különböző prioritású analóg-digitál átalakítót (1, 2) tartalmaz, amelynek kimenetei közösen az összeadóegység (5) egyik bemenetére csatla- 45 koznak, továbbá a vezérlő (7) többszörös külső hozzáférésű, és különböző prioritású kétirányú vezetékkötegen (h, i) át van öszszekötve a digitál-analóg átalakítókkal (1, 2). 3. A 2. igénypont szerinti áramköri el- 50 rendezés, azzal jellemezve, hogy egy multiplexert tartalmaz, amelynek bemenetel különböző prioritású adatbuszokon (a, b) át az analóg-digitál átalakítók (1, 2) kimeneteire, bemenete pedig egy további adatbuszon (c) 55 át az összeadóegység (5) bemenetére csatlakozik, és a multiplexer (3) választó vezetékkötegen (j) át a vezérlővel (7) van összekötve. 2 rajz A kiadásért felel a Közgazdasági és Jogi Könyvkiadó igazgatója 88.9.66-4 Alföldi Nyomda Debrecen - Felelős vezető: Benkő István vezérigazgató 5