198591. lajstromszámú szabadalom • Kapcsolási elrendezés egyéni számláló impulzusok tárolására és megjelenítésére, különösen telefonközpontok kezelői munkahelyei számára

3 HU 198591 B 4 Pil...Pin vezetékek és 2el...2en buffereken keresztül 2bl...2bn NAND kapuk egyik beme­netel kapcsolódnak, amelyek kimenete 2cl...2cn J-K-tárolók egyik bemenetére van kötve. A 2cl...2en J-K-tárolók kimenete to­vábbi 2dl...2dn NAND kapuk egyik bemeneté­re kapcsolódik, A 2bl...2bn NAND kapuk má­sik bemenete a PR1 vezetékre, a 2cl...2cn J­­-K-tárolók másik bemenete az F6 vezetékre és a 2dl...2dn NAND kapuk másik bemenete a 01...On vezetékekre csatlakoznak, mig a 2dl...2dn NAND kapuk közösített kimenetei a CL vezetékre van kötve. A 4. ábra szerint a 3 számláló blokkban 3bl...3bk számlálók egymással össze vannak kötve, két-két bemenetűkkel, amelyekre 3cl, 3c2 buffereken keresztül az F4 és az IT1 vezetékek csatlakoznak. Az egyik 3bl szám­lálóhoz 3a pozitív NAND kapu kimenete csat­lakozik, amelynek egyik bemenetére a CL ve­zeték, a másik bemenetére az F5 vezeték csatlakozik. A 3bl...3bk számlálók további bemenetelre a 4A1...4AU, 4B1...4Bk, 4C1...4Ck és 4D1...4Dk vezetékek, míg kimeneteikre a 7al...7ak, 7bl...7bk, 7cl...7ck és 7dl...7dk vezetékek kapcsolódnak. A 3bl...3bk számlá­lók bináris szinkron előre/hátra számlálóból, párhuzamos beírással, vannak kialakítva (pl. 74193). Az 5. ábra szerint a 4 tároló blokkban 4al...4ak memóriák megfelelő vezérlő bemene­téi egymással az 1A, 1B, IC, és 1D vezetékek által össze vannak kötve, és az F4 vezeték egy 4bl bufferen keresztül minden egyes 4al...4ak memóriához egy további vezérlő ve­zetékkel csatlakozik. A 4al...4ak memóriák to­vábbi bemeneteire a 7A1...7Ak, 7B1...7Bk, 7C1...7Ck és 7D1...7Dk, vezetékek, míg kimene­teikre a 4A1...4Ak, 4B1...4Bk, 4C1...4Ck és 4D1...4Dk vezetékek kapcsolódnak. A 4al...4ak memóriák hatvannégy bites írható-olvasható memóriákként vannak kialakítva (pl. 7489 tí­pus). A 6. ábra szerint az 5 átmeneti tároló­ban kétállapotú D-tipusú 5al...5ak tárolók egyik bemeneteire a 7A1...7AU, 7B1...7Bk, 7C1...7Ck és 7D1...7Dk vezetékek, másik be­meneteire az F8 vezeték, kimeneteikre 5bl...5bk illesztők egyik bemenetei, míg az utóbbiak másik bemeneteire az Rl...Rk veze­tékek és kimeneteikre a 6A, 6B, 6C és 6D ve­zetékek kapcsolódnak. Az 5al...5ak tárolók négy db kétállapo­tú D-tlpusú tárolóból (pl. 7475), az 5bl...5bk illesztők négy-négy db három állapotú kapu­ból (pl. 74125) vannak kiképezve. A 7. ábra szerint a 6 kijelző egységben 6a monstabil multivibrátor 6b bináris szám­­lánchoz kapcsolódik, a 6b bináris számlánc egyrészt 6d demultiplexerhez, másrészt 6c RAM-hoz van kötve. A 6d demultiplexer 6gl...6gl5 kapcsoló tranzisztorokon keresztül, míg a 6c RAM 6e dekóderen keresztül 6fl...6fl5 kijelzőkhöz kapcsolódik. A 6c RAM további bemeneteire a 6A, 6B, 6C és 6D veze­tékek csatlakoznak. A 6a monostabil multivibrátor oszcillá­tort képez, a 6b bináris számlánc négy-bites felépítésű, a 6c RAM hatvannégy-bites RAM (16x4), a 6d demultiplexer 4/16 bites biná­risról decimálisra dekódoló Lipusú, a 6e de­­kóder binárisról hét szegmensre dekódoló tí­pusú, a 6fl...6fl5 kijelzők hét szegmenses LED kijelzők, és a 6gl...6gl5 kapcsoló tran­zisztorok PNP típusúak. A 8. ábrán látható 7 visszairás áramkör 7el...7ek NAND kapukból áll, amelyek négy­­-négy db két-bemenetű NAND kapukból van­nak kiképezve, amelyek egyik bemeneteire a 7al...7ak, 7bl...7bk, 7cl...7ck és 7dl...7dk ve­zetékek, másik bemeneteikre az F9 vezeték, míg kimeneteikre a 7A1...7Ak, 7B1...7Bk, 7C1...7Ck és 7D1...7Dk vezetékek kapcsolód­nak. A kapcsolási elrendezés működése a kö­vetkező: Az l vezérlő blokk előállítja a 2 egyéni blokkokhoz szükséges időcsatornákat, vala­mint az egy időcsatornán belüli funkcionális időréseket. Előállítja továbbá az 5 átmeneti tárolók címzését. A Kl...Kn vezetékeken érke­ző meghatározott idejű és polaritású jeleket a 2 egyéni blokk tárolja egy meghatározott idejű késleltetés után, és az igy letárolt in­formációt sorba letapogatva egy meghatáro­zott funkcionális időrésben a CL vezetékére kapcsolja. A letapogatás sorrendje, és a 4 tároló blokk cimrése szinkronban történik, azaz a 2 egyéni blokk egy egységének a 4 tároló blokkban egy rekesz felel meg. A 4 tároló blokk ezen kiválasztott rekeszének tartalmát az 1 vezérlő blokk egy funkcionális időrés alatt az F4 vezeték segítségével beír­ja a 3 számláló blokkba. Abban az esetben, ha a CL vezetéken számlálandó jel van, ak­kor a 3 számláló blokk tartalmát a CL veze­téken érkező jel eggyel megnöveli. Ezt az eggyel megnövelt értéket visszaírjuk a 4 tároló blokkban, illetve ha ki akarjuk íratni, akkor ez az 1 vezérlő blokk vezérlésétől függően beíródik az 5 átmeneti tárolóba, amelynek tartalmát az 1 vezérlő blokk segít­ségével áttöltjük a 6 kijelző egység tároló­iba. Az la monstabil multivibrátorból felépí­tett oszcillátor állítja elő az lb bináris szám­­lánc léptetését biztosító négyszögjelet. Az lb bináris számlánc bináris jeleit dekódoljuk az le dekódoló demultiplexerrel, ami az Id in­verter buffereken keresztül azokat az időré­seket biztosítja, amelyek az F1...F16 vezeté­keken jelennek meg. Az lb bináris számlánc vezérli az le bináris számláncot, amelynek dekódolt jelei a különböző időréseknek meg­felelően a 01...0n vezetékeken jelennek meg. Az lh monostabil multivibrátorból kialakított oszcillátor az lj bináris számláncot hajtja meg, amelynek dekódolt jele az lk dekódoló demultiplexereri keresztül az Rl...Rk vezeté­5 10 15 20 25 30 35 40 45 50 55 60 65 4

Next

/
Oldalképek
Tartalom