197804. lajstromszámú szabadalom • 8 és 16 bites adatsínű számítógéphez csatlakoztatható, maximum 16 bites digitális jel fogadására alkalmas illesztő egység

197804 keresztül engedélyezi. Ekkor a konverzió idő­tartama alatt, az adatforgalom lezajlik. Lát­hatóan ebben az esetben tehát az adatforga­lom nem igényel külön időt, mert mindig a következő konverzió amúgy is szükséges idő­tartamát használja ki. A 9. ábrából is látható­an ez jelentős időmegtakarítást, azaz sebes­ségnövekedést eredményez. A találmány szerinti illesztő egység ösz­­szesen 16 bit adatot tud kezelni, mivel 16 bites adatbusszal áll kapcsolatban. Amennyiben az átvinni kívánt adathossz ennél kevesebb — pl. 12 bit — lehetőség van a szabad biteknek az adatátvitellel kapcsolatos felhasználására. Pl, ha a 2 első adatregiszter szabad bemene­téire a 806 alsó helyiérték állapot tároló ki­menetét és a 807 felső helyiérték állapot tároló kimenetét kapcsoljuk, az átvitt adat megmu­tatja, ha az előző ciklusban az adatátvitel megtörtént, azaz az említett állapotárolók alaphelyzetben vannak-e. Ugyanilyen módon egyéb információk is átvihetők, pl. analóg illesztő egység esetén az 1 analóg-digitál átalakító 11 analóg beme­netére kapcsolt komparátor kimenete jelzi, hogy ha a bemeneti analóg szint egy bizonyos határértéket túllépett. A fentiekből látható, hogy a találmány szerinti illesztő egység alkalmas mind 8 mind 16 bites adatsínű számítógéphez történő csat­lakoztatásra, és az adatátvitelt a rendszer által lehetővé tett maximális sebességgel hajt­ja végre. SZABADALMI IGÉNYPONTOK 1. 8 és 16 bites adatsínű számítógéphez csatlakoztatható maximum 16 bites digitális jel fogadására alkalmas illesztő egység, mely parancsregisztert, adatregisztereket, adat­buszt és vezérlő áramkört tartalmaz, azzal jellemezve, hogy adatbusza alsó helyiérték adatbuszra (6) és felső helyiérték adatbusz­ra (5) van szétválasztva, alsó helyiérték be­meneti vezetékeit az első adatregiszter (2) adatbemenetei felső helyiérték bemeneti ve­zetékeit a második adatregiszter (3) és a har­madik adatregiszter (4) páronként összekö­tött adatbemenetei képezik, az első adatre­giszter (2) és a harmadik adatregiszter (4) adatkimenete az alsó helyiérték adatbuszra (6) a második adatregiszter (3) adatkime­nete a felső helyiérték adatbuszra (5) van kötve a parancsregiszter (7) bemenete az alsó helyiérték adatbuszra adathossz parancs kime­nete (71) a vezérlő áramkör (8) adathossz ve­zérlő bemenetére (81) van kapcsolva, az illesz­tő egység adatforgalom indítás bemenete (9) a vezérlő áramkör (8) indítás bemenetére (82) és az adatregiszterek (2,3,4) beíró be­menetére kapcsolódik, a vezérlő áramkör (8) első kiolvasás vezérlő kimenete (83) az első adatregiszter (2) és a második adatregisz­ter (3) engedélyező bemenetére, a második kiolvasás vezérlő kimenete (84) a harmadik adatregiszter (4) engedélyező bemenetére 11 8 csatlakozik, a vezérlő áramkör (8) 16 bites DMA kérés kimenete (85) az illesztő egység 16 bites DMA kérés kimenetét (100) a vezérlő áramkör (8) 8 bites DMA kérés kimenete (86) az illesztő egység 8 bites DMA kérés kimene­tét (101) a vezérlő áramkör (8) 16 bites DMA elfogadás bemenete (87) az illesztő egység 16 bites DMA elfogadás bemenetét (102), a vezérlő áramkör (8) 8 bites DMA elfogadás bemenete (88) az illesztő egység 8 bites DMA elfogadás bemenetét (103) képezi. 2. 8 és 16 bites adatsínű számítógépekhez csatlakoztatható maximum 16 bites digitális jel kiadására alkalmas illesztő egység, mely parancsregisztert, adatregisztereket, adat­buszt és vezérlő áramkört tartalmaz, azzal jellemezve, hogy adatbusza alsó helyiérték adatbuszra (6) és felső helyiérték adatbusz­ra (5) van szétválasztva, alsó helyiérték ki­meneti vezetékeit az első adatregiszter (2) adatkimenetei, felső helyiérték kimeneti veze­tékeit a második adatregiszter (3) és a har­madik adatregiszter (4) páronként összekö­tött adatkimenetei képezik, az első adatregisz­ter (2) és a harmadik adatregiszter (4) adat­­bemenete az alsó helyiérték adatbuszra (6), a második adatregiszter (3) adatbemenete a felső helyiérték adatbuszra (5) van kötve, a parancsregiszter (7) bemenete az alsó he­lyiérték adatbuszra (6), adathossz parancs kimenete (71) a vezérlő áramkör (8) adat­hossz vezérlő bemenetére (81) van kapcsol­va, az illesztő egység adatforgalom indítás bemenete (9) a vezérlő áramkör (8) indítás bemenetére (82) kapcsolódik, a vezérlő áram­kör (8) első kiolvasás vezérlő kimenete (83) az első adatregiszter (2) és a második adat­regiszter (3) beíró bemenetére, a második kiolvasás vezérlő kimenete (84) a harmadik adatrzgiszter (4) beíró bemenetére csatlako­zik, a vezérlő áramkör (8) 16 bites DMA kérés ki nenete (85) az illesztő egység 16 bites DMA kérés kimenetét (100) a vezérlő áramkör (8) 8 bites DMA kérés kimenete (86) az illesztő egység 8 bites DMA kérés kimenetét (101) a vezérlő áramkör (8) 16 bites DMA elfoga­dás bemenete (87) az illesztő egység 16 bites DMA elfogadás bemenetét (102), a vezérlő áramkör (8) 8 bites DMA elfogadás beme­nete (88) az illesztő egység 8 bites DMA elfo­gadás bemenetét (103) képezi. 3. 8 és 16 bites adatsínű számítógépekhez csatlakoztatható maximum 16 bites digitális jel fogadására és kiadására alkalmas illesz­tő egység, mely parancsregisztert, kétirányú adatregisztereket, adatbuszt és vezérlő áram­kört tartalmaz, azzal jellemezve, hogy adat­busza alsó helyiérték adatbuszra (6) és felső helyiérték adatbuszra (5) van szétválasztva, alsó helyiérték csatlakozó vezetékeit az első adatregiszter (2) egyik oldali adatvezetékei, felső helyiérték csatlakozó vezetékeit a máso­dik adatregiszter (3) és a harmadik adatre­giszter (4) páronként összekötött egyik oldali adatvezetékei képezik, az első adatregiszter 12 5 10 15 20 25 30 35 40 45 50 55 60 65

Next

/
Oldalképek
Tartalom