193764. lajstromszámú szabadalom • Eljárás buszrendszerű lokális számítógép-hálózathoz csatlakozó állomások egyidejű adásának kiküszöbölésére és ilyen lokális számítógép-hálózat

resztül RXDCX jelként 75 vonalon egyrészt 26 szétválasztó áramkörbe, másrészt 42 fi­gyelő áramkörbe jutnak. A 26 szétválasztó áramkör az RXDCX jelből előállítja a vett soros RXD adatjelet és a vett RXC órajelet, amelyek a 31 adó-vevő fokozat bemenetelre jutnak. Egy 42 figyelő áramkör figyeli az RXDCX jel jelenlétét, azaz az 1 vonal foglaltságát, és akkor ad egy -CARRIER jelet, ha egy az RXDCX jel megszűnésétől számított előírt időköz eltelt. A -CARRIER jel egyrészt a 26 szétválasztó áramkörbe, másrészt a 27 ütkö­zésfeloldó. logika indító 18 bemenetére, har­madrészt egy 28 adásengedélyező logikába, ne­gyedrészt a 32 PIO áramkörbe kerül. A 6 vo­nalillesztő áramkör előállít még egy, a saját működőképességét jelző jelet, amely a 24 gal­­vanikusan leválasztó áramkör után DSR jel­ként 78 vonalon a 32 PIO áramkörhöz van csatlakoztatva. A 32 PIO áramkör egyik ki­menetén a 7 csatolóegység üzemképes állapo­tát jelző DTR jelet állít elő, amely 73 vona­lon és a 24 galvanikusan leválasztó áramkö­rön keresztül a 6 vonalillesztő áramkörbe jut. A 6 vonalillesztő áramkör előállít még egy olyan jelet, amely jelzi, hogy az általa adott és az 1 vonalon vett jel eltér egymástól (in­terferencia), ez a jel a 24 galvanikusan le­választó áramkörön keresztül IDUNCL jel­ként 62 vonalon jut 29 ütközés logika egyik bemenetére. A 29 ütközés logika ennek alap­ján egyrészt 63 kimenetén előállít egy, zavar­jelnek (jamming) az 1 vonalra való kiadását indító ütközés ID jelet, amely a 27 ütközés­feloldó logika egyik bemenetére és a 25 mo­duláló áramkörhöz van vezetve, másrészt 64 kiménetén előállít egy az ID jelhez képest kés­leltetett, a zavarjel kiadását leállító és az adási állapotot megszüntető IDCLEAR je­let, amely a 28 adásengedélyező logika egyik bemenetére jut. A 29 ütközés logika további 64A kimenetén adott esetben előállít egy meg­szakítást kezdeményező IDPIO jelet, amely a 32 PIO áramkörhöz van vezetve. A 32 PIO áramkör állítja elő az adáskérést kezdeménye­ző RTSS jelet, amely egyrészt a 30 adás­kérés áramkör egyik bemenetére, másrészt a 29 ütközés logika egyik bemenetére van csatlakoztatva. A 30 adáskérés áramkör állít­ja elő az adáskérés RTS jelet, amely egyrészt a 28 adásengedélyező logika, másrészt a 27 ütközésfeloldó logika egy-egy bemenetére van csatlakoztatva. A 28 adásengedélyező logika egyik 43 be­menetére van csatlakoztatva a 27 ütközésfel­oldó logika 19 kimenetén kiadott ENTXA jel, amely késleltetve van a -CARRIER jel 1-be menéséhez képest, ami az 1 vonal elcsende­­sedését jelzi. A 28 adásengedélyező logika 44 kiménetén előállít egy vonalfoglalást in­dító PREAMBLE jelet, amely csatlakoztat­va van a 25 moduláló áramkörhöz, valamint a 29 ütközés logikához. A 31 adó-vevő foko­9 zat adást engedélyező TXE jelet a 28 adás­engedélyező logika 44A kimenetén állítja elő, ez a TXC órajellel ütemezett 31 adó-vevő fo­kozat egyik bemenetére van csatlakoztatva. A 6 vonalillesztő áramkört a 7 csatoló­egység helyi földjétől galvanikusan leválasz­tott 16 tápegység látja el tápfeszültséggel. A 6 vonalillesztő áramkörhöz egy 17 forgalom­jelző egység kapcsolható, amely pl. LED kijel­zőkkel az adást, a vételt, ill. a forgalom nagyságát jelzi. Adás esetén a 32 PIO áramkör a procesz­szortól a 11 sínen keresztül kapott parancs­ra előállítja az adáskérést kezdeményező RTSS jelet, ennek hatására a 30 adáskérés áramkör az adáskérés RTS jelet adja ki. Ezután, ha a 27 ütközésfeloldó logika ki­adta az ENTXA jelet, a 28 adásengedélye­ző logika kiadja a PREAMBLE jelet, amely­nek hatására a 25 moduláló áramkör meg­határozott számú egyforma bitből foglalójelet ad ki az 1 vonalra. A foglalójel végénél adja ki a 28 adásengedélyező logika a 31 adó-vevő fokozat adását engedélyező TXE jelet. Az említett S2652 típusú integrált áram­körrel megvalósított 31 adó-vevő fokozat adá­sa akkor kezdődik, ha TDSR regiszterében egy TSOM bitet beállítunk, amit aztán az első karakter átvétele után törölni kell. Az adás befejezéséhez a TDSR regiszter egy másik TEOM bitjét kell beállítani, majd a következő adatátviteli kéréskor törölni. Eze­ket a beállításokat és törléseket igen gyor­san végrehajtja a 32 PIO áramkör által vezérelt 33 adáskezdés és -befejezés logika. Az adás során a 11 sínre csatlakozó memó­ria és a 31 adó-vevő fokozat közötti gyors adatátvitelt a 35 adó DMA vezérlő irányít­ja. A 31 adó-vevő fokozat a soros TXD adat­jelet adjat ki, és ennek megfelelően a 25 moduláló áramkör a modulált órajelet, azaz a TXDCX jelet küldi az 1 vonal felé. Ez az adási folyamat, ha az 1 vonalon nem lép fel ütközés. Amennyiben a 7 csatolóegység adáskez­désével gyakorlatilag egyidejűleg egy vagy több másik állomás is kezd adni az 1 vo­nalra (az adáskezdések között oly kicsi az időkülönbség, hogy a véges jelterjedési se­besség miatt még nem észlelhették egymás adását), az adások között ütközés lép fel. A 6 vonalillesztő áramkör ezt érzékelve az IDUNCL jelet adja ki, amelynek hatására a 29 ütközés logika előállítja az ID jelet. Az ID jelre egyrészt megszakad az adás, másrészt a 25 moduláló áramkör meghatá­rozott számú egyforma bitből álló zavarje­let ad ki az 1 vonalra, hogy az 1 vonalra csatlakozó többi állomás is minél hamarabb észrevegye az ütközést. Ha az ütközés ész­lelése még az adás előtti foglalójel idején történt, akkor a zavarjel kiadásának befeje­zése után a 28 adásengedélyező logika újra kezdi a foglalójel kiadását. Ha az ütközés észlelése már a soros adatok kiadása köz­ben történt, a 29 ütközés logika az IDPIO 10 7 193764 5 10 ' 15 20 25 30 35 40 45 50 55 60 65

Next

/
Oldalképek
Tartalom