193325. lajstromszámú szabadalom • Letapogató és előfeldolgozó áramkör központilag vezérelt berendezések, különösen távbeszélő központok számára

délyezi a 7 címgenerátor működését, így az egy újabb letapogatandó pontot címezhet meg. A működést az 5. ábrán látható idő­diagram is szemlélteti, amelyen látható, hogy az egy-bites és a több-bites infor­mációkat külön-kiilön soros módon tapogatjuk le. Az egy-bites információkat tartalmazd jelfolyamba belekerülnek azok a bitek is, ame­lyek a több-bites információk létrejöttét jel­zik. Ezek az ú.n. EK „érvényes kód előállt“ információk a megfelelő több-bites informá­ciókkal egyidőben, mindig az utolsó bit-helyen kerülnek beolvasásra. Ily módon a több-bites információk értékelését visszavezetjük egyet­len bit értékelésére, de a központi vezérlővel történő adatközlés során már az új kód ke­rül továbbításra. A 2. ábrán látható a 4 információválasz­tó, amely két logikai ÉS kaput egy inver­­tert és egy VAGY kaput tartalmaz, a TB be­menetére érkező több-bites információ és EB bemenetére érkező egy-bites információ közül azt engedi az Ÿ kimenetre, amelyiket az 5 soros-párhuzamos átalakítón, a 8 több-bites adatválasztón és 12 párhuzamos-interface-en keresztül a 2 központi vezérlő felé kell to­vábbítani. Az adatválasztáshoz az enge­délyező jelet az E bemenetre érkező bináris jel biztosítja, amely egyik állapotában a TB bemeneten, másik állapotában az EB be­menetén érkező jelet engedi az Y kimenetre. A 3. ábrán látható 10 logikai áramkör, amely egy invertert, egy NEM-ÉS kaput és egy KIZÄR0-VAGY kaput tartalmaz, a 6 rege­nerátortól a KIZÁRÓ-VAGY 101 bemenetére érkező, a pillanatnyi állapotnak megfelelő információt összehasonlítja egyrészt a 9 táro­lóban letárolt, az előző letapogatási cik­lusban érkezett állapottal, amely utóbbi a KIZÁRÓ-VAGY kapu 102 bemenetére van köt­ve, másrészt a két letapogatási ciklussal korábban vett állapottal, amely szintén a 9 tárolóban van tárolva és amely az inverter 103 bemenetére van kötve. Az összehason­lítások eredménye a NEM-ÉS kapu 104 kime­netén jelenik meg és a 13 logikai áramkör­be jut. A 10 logikai áramkör által megállapított állapotváltozás a 13 logikai áramkör 131 be­menetére kerül, ahol az idl időzítő jel segít­ségével beíródik Dl D-flip-flop-ba, majd innen az id2 időzítő jel segítségével egy másik D2 D-flip-flop-ba. A D2 D-flip-flop kimenete leállítja a 7 címgenerátort a 132 kimene­ten keresztül. A Dl D-flip-flop kimenete egy­részt vezérli a 8 több-bites adatválasztót a 133 kimeneten keresztül, azaz vagy az álla­potváltozás helyének címét, vagy az állapot­­változáshoz tartozó adatot engedi át, más­részt az id3 időzítő jel segítségével két NEM-ÉS kapuáramkörön és egy inverteren keresztül egy beíró jelet állít elő a 12 pár­­huzamos-interface felé a 134 kimeneten át, és egyúttal az első NEM-ÉS kapuáramkör 0 állapotba billenti a D3 D-flip-flop-ot. A D3 5 4 D-flip-flop kimenete harmadik NEM-ÉS kapu­­áramkör bemenetére, és az utóbbi kimenete a Dl D-flip-flop-ra és második NEM-ÉS kapuáramkör második bemenetére csatlako­zik. Amikor a 12 párhuzamos-interface-ből a 2 központi vezérlő kiolvasta az infor­mációt a 12 párhuzamos-interface egy nyug­tázó jelet küld a 13 logikai áramkörnek a 135 bemeneten át, amely nyugtázó jel egy in­verteren keresztül alapállapotba billenti a Dl és D2 D-flip-flop-okat. A 7 címgenerá­tor működése engedélyeződik, és az id4 idő­zítő jel segítségével a harmadik NEM-ÉS ka­puáramkör második bemenetén egy újabb beírójel áll elő, amely most már az állapot­­változáshoz tartozó adatot írja be a 12 pár­­huzamos-interface-be. Az 5. ábrán látható idődiagram az idő­tengely mentén megmutatja, hogy a TB beme­neten érkező több-bites és az EB bemeneten érkező egy-bites információk az E bemeneten lévő bináris jelnek megfelelően váltják egy­mást. Az EK „érvényes kód előállt“ bitek mindig azt mutatják meg, hogy a velük azonos időpillanatban a TB bemeneten beér­kezett a több-bites információ utolsó bitje. A találmány szerinti áramkör előnye, hogy az ismertetett felépítés és működés mel­lett mind egy-bites, mind több-bites in­formációt lehet letapogatni és értékelni egy­­-bites összehasonlító áramkörrel, soros letapo­gatással, azaz kevés vezetékkel. A találmány szerinti áramkör további előnye, hogy mente­síti a processzort a letapogatás és állapot­­változás meghatározásának rutin műveleté­től. 6 SZABADALMI IGÉNYPONTOK 1.) Letapogató és előfeldolgozó áramköi központilag vezérelt berendezések, különösen távbeszélő központok számára, amely címösz­­szegzőt, információválasztót, soros-párhuza­mos átalakítót, jelregenerátort, címgenerá­­íort, több-bites adatválasztót, tárolót, logikai áramköröket, címdekódolót, és párhuzamos­­-interface-t tartalmaz, azzal jellemezve, hogy a címgenerátor (7) a több-bites adatvá­­lasztóhoz (8), a címdekódolóhoz (11) és az első logikai áramkörhöz (13) csatlakozik; a címösszegző (3) az információválasztóhoz (4), az információválasztó (4) a soros­­-párhuzamos átalakítón (5) keresztül a több­­-bites adatválasztóhoz (8) csatlakozik; a jel­­regenerátor (6) bemenete össze van kötve az információválasztóval (4) ; a jelregenerá­tor (6) kimenete tárolóhoz (9) és a máso­dik logikai áramkörhöz (10) csatlakozik; a tároló (9) kimenete a második logi­kai áramkörhöz (10) van kötve; amely má­sodik logikai áramkör (10) kimenete az első logikai áramkörhöz (13), az első logikai áramkör (13) a több-bites adatválasztó­hoz (8) és a párhuzamos-interface-hez (12), 193325 5 10 15 20 25 30 35 40 45 50 55 60 65

Next

/
Oldalképek
Tartalom