190565. lajstromszámú szabadalom • Eljárás és kapcsolási elrendezés egyedi beszédcsatornás szatellit-kommunikációs rendszerek csatornaegységeinek megvalósítására
5 190565 6 az első feladatcsoport után kell elvégezni még ugyanazon mintavételi periódus alatt. Így egyrészt a megvaiósitás kapcsolási elrendezésének optimális kihasználtságát biztosítjuk, másrészt a csatornaegység feladatai alapján meghatározzuk a megvalósításhoz szükséges számítási alapegységek - a javasolt kiviteli alak esetében mikroprocesszorok - számát, valamint az alkalmazandó speciális részáramkörök számát és jellegét, amelyek a teljes rendszer szempontjából az így létrejött speciális számítástechnikai struktúra perifériáiként foghatók fel, és amelyek biztosítják, hogy a korábban említett számítási alapegység sebességét meghaladó sebességigényű részfeladatok is megoldhatók legyenek a javasolt speciális számítástechnikai struktúra segítségével; a feladatkitűzés és - struktúrális ilyen megközelítése lehetővé teszi, hogy a számítástechnikai alapegységek azonos megvalósításnak legyenek és hogy az említett bővíthetőségnek köszönhetően a bemérést, gyártást, tesztelést és üzemvitelt megkönnyítő eszközöket (pl. display, stb.) csatlakoztassunk a rendszerhez, továbbá nem köti meg az alkalmazandó számítási alapegységek típusát, s ezzel a mindenkori leggazdaságosabb választást teszi lehetővé, az alapegységek számának növelésével pedig további, akár a rendszertechnikát is érintő szolgáltatás és/vagy minőségbeli változtatásokat tesz lehetővé. Az 1. ábra ismert egyedi beszédcsatórnás rendszer csatornaegységének tömbvázlata. A 2. ábrán a találmány szerinti eljárás idődiagrammal van szemléltetve. A 3. ábra a találmány szerinti kapcsolási elrendezés. A találmány szerinti eljárás egyik foganatositási módját szemlélteti a 2. ábra idődiagramja. Egy mintavételi periódus ideje: 1 t = 125psec = -------8 kHz A példákban a négy számítási alapegység az ábrán PR0C1...PR0C4 jelöléssel szerepel. A rendszertechnikai feladatok a kővetkezők: 1 PGM jel bevételezése 2 PCM jel kiadása 3 keretszervezés 4 keretlebontás 5 adaptív küszöbszabályozás 6 küszöbdetekció 7 SOM detektálás 8 fázisbizonytalanság kiküszöbölése 9 önt.esztelés A mintavételi periódus indulásával rendszertechnikai feladatok első csoportját rendeljük egy-egy számítási alapegységhez oly módon, hogy az első PROC1 számítási alapegységgel az 1 PCM jel bevételezését; a második PR0C2 számítási alapegységgel a 2 PCM jel kiadását; a harmadik PR0C3 számítási alapegységgel a 3 keretszervezést; a negyedik PR0C4 számítási alapegységgel a 4 keretlebontást végeztetjük. Ezután az egyes feladatok lefutási idejét figyelembevéve választjuk meg, hogy az egyes PR0C1-PR0C4 számítási alapegységhez mely feladatot rendeljük a rendszertechnikai feladatok második csoportjából, így az első PR0C1 számítási alapegységhez az 5 adaptív küszöbszabályozást; a második PR0C2 számítási alapegységhez a 6 küszöbdetekciót; a harmadik PR0C3 számítási alapegységhez a 7 SOM detektálást; a negyedik PR0C4 számítási alapegységhez a 8 fázisbizonytalanság kiküszöbölést rendeljük, majd a t mintavételi perióduson belül az első PR0C1 számítási alapegységhez harmadik feladatként a 9 öntesztelést rendeljük. A találmány szerinti kapcsolási elrendezés egy lehetséges kiviteli alakja a 3. ábrán látható. Az SK koncentrált számítástechnikai kapacitás a PR0C1...PR0C4 számítási alapegységekből épül fel, amelyek a kétirányú és közös cim (adat) vezérlő BUS-hoz és egymáshoz a B1...B4 vezetékkel csatlakoznak, a feladatstrukturálásnak megfelelően. A PR0C1...PR0C4 számítási alapegységek megvalósíthatók például az Intel 8085 tip. áramkörökkel. A PR0C1...PR0C4 számítási alapegység az 1G interrupt generátorral és egymással az II...14 interrupt vezetékekkel vannak összekötve. Az IG interrupt generátor lényegében egy időzítő áramkór, ami biztosítja, hogy az egyes számítási alapegységek a feladat csoportok végrehajtását a bevételezés után ott folytassák, ahol abbahagyták. Az IG interrupt generátor megvalósítható például Intel 8253 tip. áramkörrel. A közös cím (adat) vezérlő BUS kapcsolja össze az SK koncentrált számítástechnikai kapacitást, az m memóriát és a PORTI kétirányú kapunk keresztül a KKD kapcsoló-kijelzö-display blokkot, a^0RT2 kétirányú kapun keresztül a PSKM modem egységet, a PORT3 kétirányú kapun keresztül a PCMKD kodek egységet valamint a BSzD blokkszinkron detektort. A blokkszinkronozás a blokkok kezdetének és végének megkeresését jelenti, ami esetünkben ismert blokkszinkronszó keresésének felel meg. Találmányunk szerinti BSzD blokkszinkron detektor megvalósítása történhet például Texas SN7430 és SN74164 típusú áramkörökből. Az előirt blokkszinkron szót az SCPC(PSK (4) and SCPC(PCM)PSK (4) System Specification BG-9-21 E (Rév.3) 31. March 1982. definiálja. A PSKM modem egység Kl/BE pontja a közös egységek csatlakozási pontja. A: PCMKD kodek egység KI/BE pontja a távbeszélő áramkörök ki- illetve bemenetével egyezik. A találmány szerinti kapcsolási elrendezés működése a következő: A PCMKD kodek PCMJ vezetékein keresztül a PORT3 kétirányú kapuhoz érkező és a B9 vezetéken továbbjutó 7 bites PCM szavakból a PROC1 és PROC2 számítási alapegység vezér5 10 15 20 25 30 35 40 45 50 55 00 65 4