184398. lajstromszámú szabadalom • Jelminta processzoros mérőrendszer integrált áramkörök vizsgálatára, valamint karakterizálására

1 184 398 2 ramozott egységhez van kapcsolva, és a multiplexerek ve­­zérlőbemenete a vezérlő logikával hozzárendelt parancs­­kód vonal útján van összekötve. Jelminta processzoros mérőrendszer célszerű kiviteli alakjánál a programszámláló regiszter az operandus és in­dex vonalakra programszámláló multiplexeren keresztül, annak első bemenetével kapcsolódik, és a programszámlá­ló multiplexer második bemenetére a programszámláló re­giszter kimenete közvetlenül, harmadik bemenetére a programszámláló regiszter kimenete hozzárendelt inkre­­mentáló áramkörön keresztül van visszacsatolva, negyedik bemenetére a programszámláló zsákmemória kimenete van kötve és ötödik bemenete megszakítási szint regiszter kimenetére van kapcsolva, a programszámláló regiszter ki­meneté a vezérlő memóriával programszámláló kimenő vonal útján van összekötve, továbbá a programszám mentő­­regiszter bemenetére kötött programszám mentőregiszter multiplexere van, ahol e multiplexer első bemenete a prog­ramszámláló regiszter kimenetére és második bemenete a programszámláló regiszterhez kötött inkrementáló áram­kör kimenetére van kötve, a programszám mentőregiszter kimenete pedig a programszámláló zsákmemória bemene­tére van kapcsolva, a programszámláló zsákmemória prog­ramszámláló stack pointerrel címzési kapcsolatban van, to­vábbá a programszámláló multiplexer vezérlő bemenete programszámláló parancskód vonal útján, a programszám mentőregiszter multiplexer és a programszámláló stack po­inter közösített vezérlőbemenete pedig programszámláló zsákmemória parancskód vonal útján a vezérlő logikával van összekötve, és a megszakítási szint regiszter vezérlőbe­menete megszakítási címkód vonal útján a vezérlő logiká­val van összekötve. A jelminta processzoros mérőrendszer kiviteli alakjánál az index regiszter az operandus és index vonalakra index re­giszter multiplexeren keresztül, annak első bemenetével kapcsolódik, az index regiszter multiplexer második be­menetére az index regiszter kimenete közvetlenül, a har­madik bemenetére az index regiszter kimenete hozzáren­delt index dekrementáló áramkörön keresztül vissza van csatolva, negyedik bemenetére az index zsákmemória ki­menete van kötve, továbbá az index regiszter kimenete az indexmentő regiszter bemenetére, az indexmentő regiszter kimenete pedig az index zsákmemória bemenetére van köt­ve, amely index zsákmemória index regiszter stack poin­terrel címzési kapcsolatban van, továbbá az index regiszter multiplexer és az index regiszter stack pointer vezérlőbe­menete a vezérlő logikával index parancskód vonal útján és az index regiszter kimenete pedig hozzárendelt kimenő vo­nal útján a vezérlő logikával van összekötve. A találmány szerinti jelminta processzoros mérőrend­szer további ismérve szerint a vezérlő logikájának az illesz­tő interface-szel összekötött önmagában ismert kezelő szervei és display-e valamint státusz és üzemmód regisztere van, a státusz és üzemmód regiszter első kimenetére általá­nos interrupt vonallal a vezérlő memória kimenetére pedig mikroutasításkód vonalakkal kötött utasítás dekódere van, az utasítás dekóder első kimenetére kiterjesztett utasítás kód vonal útján kötött utasítás kiterjesztő dekódere van, amely utasítás kiterjesztő dekóder második bemenete az adatgenerátor mikroutasítás kódvonalakkal a vezérlő me­móriához van kapcsolva, továbbá állapot dekódere, felté­telvizsgáló logikája, interrupt kezelő és maszkoló logikája, prioritás logikája és időzítőegysége van. Az állapot dekó­der első bemenetére dekódolt mikroutasítás vonalakkal az utasítás dekóder második kimenete van kötve, az állapot dekóder második bemenetére az utasítás kiterjesztő dekó­der kimenetére kötött utasítás kiterjesztés vezérlő vonalak, harmadik bemenetére flag vonal, negyedik bemenet cso­portjára a feltétel vizsgáló logika egyik kimenete, ötödik bemenetére megszakítás parancs vonal útján az interrupt kezelő és maszkoló logika első kimenete, hatodik bemene­tére az általános interrupt vonal, hetedik bemenetére meg­szakítási visszatérést vezérlő vonal és nyolcadik bemeneté­re szünetutasítás vezérlő vonal van kötve, az állapot dekó­der egy-egy kimenete rendre a vezérlő és állapotregiszter tömbbe n elrendezett multiplexerek vezérlő bemenetére kö­tött parancskód vonalakhoz van kapcsolva. Az utasítás de­kóder harmadik kimenete a megszakítási visszatérést ve­zérlő vonallal az interrupt kezelő és maszkoló logika első bemenetére van kötve. Az interrupt vezérlő és maszkoló logika prioritás logiká­val interrupt kérés vonal útján van összekötve, az interrupt kezelő ás maszkoló logika második bemenetére a vezérlő memóriához kötött teszt parancsvonal van kötve, harma­dik bemenetére az időzítő egység órajel kimenete órajel vo­nal útján és negyedik bemenetére az általános interrupt vo­nal van kötve, valamint második kimenetére mentésvezérlő vonal, harmadik kimenetére megszakítás címkódvonal, negyedik kimenetére visszatöltés vezérlő vonal van kötve. Az időzítő egységének első bemenetére az utasítás dekóder negyedik kimenete a szünet utasítás vezérlő vonallal kap­csolt, második bemenetére a vezérlő memóriával összekö­tő közvetlen vezérlő parancsvonal kapcsolódik, harmadik bemenetére a státusz és üzemmód regiszter második kime­netéhez kötött üzemmód vezérlő vonallal, negyedik beme­netére az órajel kiválasztó vonalak és ötödik bemenetére az operandus és index vonalak vannak kötve. A je'minta processzoros mérőrendszer előnyös kiviteli alakjánál a feltétel vizsgáló logikának határérték kompará­­torai vannak, és bemenetéire rendre az operandus és index vonalak, az indexregiszter kimenő vonalak, adatkompará­­tor vezérlő vonalak, címkomparátor vezérlő vonalak, vala­mint az Y és/vagy H és/vagy L állapotregiszter kimeneti vo­nalak vannak kötve. A jel minta processzoros mérőrendszer további előnyös kiviteli alakjánál a prioritás logikának frissítéskérés inter­rupt vonalat, DUT interface interrupt vonalat, software in­terrupt vonalat, külső megszakítás kérés interrupt vonalat, a feltételvizsgáló logika másik kimenetére kötött teszt hiba interrupt vonalat, valamint megszakítási címkód vonalat fogadó bemenetei vannak. Előnyös kiviteli alaknál a státusz és üzemmód regiszteré­nek első bemenetére a vezérlő és állapotregiszter tömb programszámláló regiszterének kimenete programszámlá­ló kimenő vonalon keresztül kapcsolódik. A jelminta processzoros mérőrendszer egy további elő­nyöskiviteli alakjánál az időzítő egységének továbbá külső írásparancs vonalat fogadó bemenete, órajel tiltó vonalat fogadó bemenete, külső órajel vonalat fogadó bemenete van, és időzített vezérlő parancsvonalra kapcsolódó kime­nete, valamint memória írásparancs vonalra kapcsolódó kimenete van. A jelminta processzoros mérőrendszer további kiviteli alakjánál az adatgenerátor helyi memóriájának adatbeme­netére a memória regiszter a kimenetéhez csatlakoztatott helyi memória adatbemeneti vonalon keresztül kapcsoló­dik, a helyi memória adatkimenete adott esetben ötödik multiplexer közbeiktatásával az adatregiszter bemenetére 5 10 15 20 25 30 35 40 45 50 55 60 65 5

Next

/
Oldalképek
Tartalom