184398. lajstromszámú szabadalom • Jelminta processzoros mérőrendszer integrált áramkörök vizsgálatára, valamint karakterizálására
1 184 398 2 ramozott egységhez van kapcsolva, és a multiplexerek vezérlőbemenete a vezérlő logikával hozzárendelt parancskód vonal útján van összekötve. Jelminta processzoros mérőrendszer célszerű kiviteli alakjánál a programszámláló regiszter az operandus és index vonalakra programszámláló multiplexeren keresztül, annak első bemenetével kapcsolódik, és a programszámláló multiplexer második bemenetére a programszámláló regiszter kimenete közvetlenül, harmadik bemenetére a programszámláló regiszter kimenete hozzárendelt inkrementáló áramkörön keresztül van visszacsatolva, negyedik bemenetére a programszámláló zsákmemória kimenete van kötve és ötödik bemenete megszakítási szint regiszter kimenetére van kapcsolva, a programszámláló regiszter kimeneté a vezérlő memóriával programszámláló kimenő vonal útján van összekötve, továbbá a programszám mentőregiszter bemenetére kötött programszám mentőregiszter multiplexere van, ahol e multiplexer első bemenete a programszámláló regiszter kimenetére és második bemenete a programszámláló regiszterhez kötött inkrementáló áramkör kimenetére van kötve, a programszám mentőregiszter kimenete pedig a programszámláló zsákmemória bemenetére van kapcsolva, a programszámláló zsákmemória programszámláló stack pointerrel címzési kapcsolatban van, továbbá a programszámláló multiplexer vezérlő bemenete programszámláló parancskód vonal útján, a programszám mentőregiszter multiplexer és a programszámláló stack pointer közösített vezérlőbemenete pedig programszámláló zsákmemória parancskód vonal útján a vezérlő logikával van összekötve, és a megszakítási szint regiszter vezérlőbemenete megszakítási címkód vonal útján a vezérlő logikával van összekötve. A jelminta processzoros mérőrendszer kiviteli alakjánál az index regiszter az operandus és index vonalakra index regiszter multiplexeren keresztül, annak első bemenetével kapcsolódik, az index regiszter multiplexer második bemenetére az index regiszter kimenete közvetlenül, a harmadik bemenetére az index regiszter kimenete hozzárendelt index dekrementáló áramkörön keresztül vissza van csatolva, negyedik bemenetére az index zsákmemória kimenete van kötve, továbbá az index regiszter kimenete az indexmentő regiszter bemenetére, az indexmentő regiszter kimenete pedig az index zsákmemória bemenetére van kötve, amely index zsákmemória index regiszter stack pointerrel címzési kapcsolatban van, továbbá az index regiszter multiplexer és az index regiszter stack pointer vezérlőbemenete a vezérlő logikával index parancskód vonal útján és az index regiszter kimenete pedig hozzárendelt kimenő vonal útján a vezérlő logikával van összekötve. A találmány szerinti jelminta processzoros mérőrendszer további ismérve szerint a vezérlő logikájának az illesztő interface-szel összekötött önmagában ismert kezelő szervei és display-e valamint státusz és üzemmód regisztere van, a státusz és üzemmód regiszter első kimenetére általános interrupt vonallal a vezérlő memória kimenetére pedig mikroutasításkód vonalakkal kötött utasítás dekódere van, az utasítás dekóder első kimenetére kiterjesztett utasítás kód vonal útján kötött utasítás kiterjesztő dekódere van, amely utasítás kiterjesztő dekóder második bemenete az adatgenerátor mikroutasítás kódvonalakkal a vezérlő memóriához van kapcsolva, továbbá állapot dekódere, feltételvizsgáló logikája, interrupt kezelő és maszkoló logikája, prioritás logikája és időzítőegysége van. Az állapot dekóder első bemenetére dekódolt mikroutasítás vonalakkal az utasítás dekóder második kimenete van kötve, az állapot dekóder második bemenetére az utasítás kiterjesztő dekóder kimenetére kötött utasítás kiterjesztés vezérlő vonalak, harmadik bemenetére flag vonal, negyedik bemenet csoportjára a feltétel vizsgáló logika egyik kimenete, ötödik bemenetére megszakítás parancs vonal útján az interrupt kezelő és maszkoló logika első kimenete, hatodik bemenetére az általános interrupt vonal, hetedik bemenetére megszakítási visszatérést vezérlő vonal és nyolcadik bemenetére szünetutasítás vezérlő vonal van kötve, az állapot dekóder egy-egy kimenete rendre a vezérlő és állapotregiszter tömbbe n elrendezett multiplexerek vezérlő bemenetére kötött parancskód vonalakhoz van kapcsolva. Az utasítás dekóder harmadik kimenete a megszakítási visszatérést vezérlő vonallal az interrupt kezelő és maszkoló logika első bemenetére van kötve. Az interrupt vezérlő és maszkoló logika prioritás logikával interrupt kérés vonal útján van összekötve, az interrupt kezelő ás maszkoló logika második bemenetére a vezérlő memóriához kötött teszt parancsvonal van kötve, harmadik bemenetére az időzítő egység órajel kimenete órajel vonal útján és negyedik bemenetére az általános interrupt vonal van kötve, valamint második kimenetére mentésvezérlő vonal, harmadik kimenetére megszakítás címkódvonal, negyedik kimenetére visszatöltés vezérlő vonal van kötve. Az időzítő egységének első bemenetére az utasítás dekóder negyedik kimenete a szünet utasítás vezérlő vonallal kapcsolt, második bemenetére a vezérlő memóriával összekötő közvetlen vezérlő parancsvonal kapcsolódik, harmadik bemenetére a státusz és üzemmód regiszter második kimenetéhez kötött üzemmód vezérlő vonallal, negyedik bemenetére az órajel kiválasztó vonalak és ötödik bemenetére az operandus és index vonalak vannak kötve. A je'minta processzoros mérőrendszer előnyös kiviteli alakjánál a feltétel vizsgáló logikának határérték komparátorai vannak, és bemenetéire rendre az operandus és index vonalak, az indexregiszter kimenő vonalak, adatkomparátor vezérlő vonalak, címkomparátor vezérlő vonalak, valamint az Y és/vagy H és/vagy L állapotregiszter kimeneti vonalak vannak kötve. A jel minta processzoros mérőrendszer további előnyös kiviteli alakjánál a prioritás logikának frissítéskérés interrupt vonalat, DUT interface interrupt vonalat, software interrupt vonalat, külső megszakítás kérés interrupt vonalat, a feltételvizsgáló logika másik kimenetére kötött teszt hiba interrupt vonalat, valamint megszakítási címkód vonalat fogadó bemenetei vannak. Előnyös kiviteli alaknál a státusz és üzemmód regiszterének első bemenetére a vezérlő és állapotregiszter tömb programszámláló regiszterének kimenete programszámláló kimenő vonalon keresztül kapcsolódik. A jelminta processzoros mérőrendszer egy további előnyöskiviteli alakjánál az időzítő egységének továbbá külső írásparancs vonalat fogadó bemenete, órajel tiltó vonalat fogadó bemenete, külső órajel vonalat fogadó bemenete van, és időzített vezérlő parancsvonalra kapcsolódó kimenete, valamint memória írásparancs vonalra kapcsolódó kimenete van. A jelminta processzoros mérőrendszer további kiviteli alakjánál az adatgenerátor helyi memóriájának adatbemenetére a memória regiszter a kimenetéhez csatlakoztatott helyi memória adatbemeneti vonalon keresztül kapcsolódik, a helyi memória adatkimenete adott esetben ötödik multiplexer közbeiktatásával az adatregiszter bemenetére 5 10 15 20 25 30 35 40 45 50 55 60 65 5