184398. lajstromszámú szabadalom • Jelminta processzoros mérőrendszer integrált áramkörök vizsgálatára, valamint karakterizálására

1 184 398 2 továbbá az index regiszter (28) kimenete az indexmentő re­giszter (3 8) bemenetére az indexmentő regiszter (38) kime­nete pedig az index zsákmemória (51) bemenetére van köt­ve, amely index zsákmemória (51) index regiszter stack po­interrel (21B) címzési kapcsolatban van, továbbá az index regiszter multiplexer (73) és az index regiszter Stackpointer (21B) vezérlőbemenete a vezérlő logikával (15) index pa­rancskód vonal (148) útján és az index regiszter (28) kime­nete pedig hozzárendelt kimenő vonal (134) útján a vezér­lő logikával (15) van összekötve. 8. Az 1.—7. igénypont bármelyike szerinti jelminta pro­cesszoros mérőrendszer kiviteli alakja azzal jellemezve, hogy a vezérlő logikájával (15) az illesztő interface-szel (16) összekötött önmagában ismert kezelő szervei és display-e (36) valamint státusz és üzemmód regisztere (17) van, a stá­tusz és üzemmód regiszter (17) első kimenetére általános interrupt vonallal (120) a vezérlő memória (13) kimenetére pedig mikroutasításkód vonalakkal (122) kötött utasítás de­­kódere (32) van, az utasítás dekóder (32) kimenetére kiter­jesztett utasítás kód vonal (126) útján kötött utasítás kiter­jesztő dekódere (35) van, amely utasítás kiterjesztő dekó­der (35) második bemenete az adatgenerátor mikroutasítás kódvonalakkal (125) a vezérlő memóriához (13) van kap­csolva, továbbá állapot dekódere (33), feltételvizsgáló logi­kája (34), interrupt kezelő és maszkoló logikája (30), prio­ritás logikája (31) és időzítőegysége (29) van, ahol az álla­pot dekóder (33) első bemenetére dekódolt mikroutasítás vonalakkal (129) az utasítás dekóder (32) második kimene­te van kötve, az állapot dekóder (33) második bemenetére az utasítás kiterjesztő dekóder (35) kimenetére kötött utasí­tás kiterjesztés vezérlő vonalak (133), harmadik bemeneté­re flag vonal (128), negyedik bemenet csoportjára a feltétel vizsgáló logika (34) egyik kimenete, ötödik bemenetére megszakítás parancs vonal (118) útján az interrupt kezelő és maszkoló logika (30) első kimenete, hatodik bemenetére az általános interrupt vonal (120), hetedik bemenetére meg­­szakítási visszatérést vezérlő vonal (130) és nyolcadik be­menetére szünetutasítás vezérlő vonal (131) van kötve, az ál­lapot dekóder (33) egy-egy kimenete rendre a vezérlő és ál­lapotregiszter tömbben (14) elrendezett multiplexerek (71 78) vezérlőbemenetére kötött parancskód vonalak­hoz (146......153) van kapcsolva, továbbá az utasítás dekó­der (32) harmadik kimenete a megszakítási visszatérést ve­zérlő vonalai (130) az interrupt kezelő és maszkoló logika (30) első bemenetére van kötve, az interrupt vezérlő és maszkoló logika (30) prioritás logikával (31) interrupt kérés vonal (117) útján van összekötve, az interrupt kezelő és maszkoló logika (30) második bemenetére a vezérlő me­móriához (13) kötött teszt parancsvonal (121) van kötve, har­madik bemenetére az időzítő egység (29) órajel kimenete órajel vonal (103) útján és negyedik bemenetére az általá­nos interrupt vonal (120) van kötve, valamint második ki­menetére mentésvezérlő vonal (110) harmadik kimenetére megszakítási címkód vonal (155), negyedik kimenetére visszatöltés vezérlő vonal (111) van kötve, továbbá az időzítő egységének (29) első bemenetére az utasítás dekóder (32) negyedik kimenete a szünet utasítás vezérlő vonallal (131) kapcsolt, második bemenetére a vezérlő memóriával (13) összekötő közvetlen vezérlő parancsvonal (104) kapcsoló­dik, harmadik bemenetére a státusz és üzemmód regiszter (17) második kimenetéhez kötött üzemmód vezérlő vonal­lal (119), negyedik bemenetére az órajel kiválasztó vonalak (154) és ötödik bemenetére az operandus és index vonalak (123) vannak kötve. 9. A 8. igénypont szerinti jelminta processzoros mérő­­rendszer kiviteli alakja azzal jellemezve, hogy a feltétel vizsgáló logikának (34) határérték komparátorai vannak, és bemeneteire rendre az operandus és index vonalak (123), az indexregiszter kimenő vonalak (134), adatkomparátor vezérlő vonalak (137), címkomparátor vezérlő vonalak (136), valamint az Y és/vagy H és/vagy L állapotregiszter kimeneti vonalak (139, 140, 141, 142, 143) vannak kötve. 10. A 8.-9. igénypont bármelyike szerinti jelminta pro­cesszoros mérőrendszer kiviteli alakja azzal jellemezve, hogy a prioritás logikának (31) frissítéskérés interrupt vo­nalat (112), DUT interface interrupt vonalat (113), software interrupt vonalat (114), külső megszakítás kérés interrupt vonalat (115), a feltételvizsgáló logika (34) másik kimeneté­re kötött teszt hiba interrupt vonalat (116) valamint megsza­kítási címkód vonalat (155) fogadó bemenetei vannak. 11. A 8.—10. igénypont bármelyike szerinti jelminta pro­cesszoros mérőrendszer kiviteli alakja azzal jellemezve, hogy a státusz és üzemmód regiszterének (17) első bemene­tére a vezérlő és állapotregiszter tömb (14) programszámlá­ló regiszterének (19) kimenete programszámláló kimenő vonalon (02) keresztül kapcsolódik. 12. A 8—12. igénypont bármelyike szerinti jelminta pro­cesszoros mérőrendszer kiviteli alakja azzal jellemezve, hogy az időzítő egységének (29) továbbá külső írásparancs vonalat (106) fogadó bemenete, órajel tiltó vonalat (108) fo­gadó bemenete, külső órajel vonalat (107) fogadó bemenete van, és időzített vezérlő parancs vonalra (109) kapcsolódó kimenete valamint memória írásparancs vonalra (105) kap­csolódó kimenete van. O. Az 1.—12. igénypont bármelyike szerinti jelminta processzoros mérőrendszer kiviteli alakja azzal jellemez­ve, hogy az adatgenerátor (11) helyi memóriájának (45) adatbemenetére a memória regiszter (42) a kimenetéhez csatlakkoztatott helyi memória adatbemeneti vonalon (172) keresztül kapcsolódik, a helyi memória (45) adatkimenete adott esetben ötödik multiplexer közbeiktatásával az adat­regiszter (43) bemenetére van kötve, a helyi memória (45) címbemenetére pedig a címgenerátor (12) címregiszteré­nek (48) kimenete helyi memória cím vonalon (156) keresz­tül kapcsolódik. 14. Az 1—13. igénypont bármelyike szerinti jelminta processzoros mérőrendszer kiviteli alakja azzal jellemez­ve, hogy az adatgenerátor (11) memória regiszterének (42) követő háttérregisztere (56) van. 15. Az 1.—14. igénypont bármelyike szerinti jelminta processzoros mérőrendszer kiviteli alakja azzal jellemez­ve, hogy az adatgenerátor (11) adatregiszterének (43) adat követő regisztere (54) van. 16. Az 1.—15. igénypont bármelyike szerinti jelminta pro­cesszoros mérőrendszer kiviteli alakja azzal jellemezve, hogy az adatgenerátora (11) adatháttér regiszterének (44) adatháttér követőregisztere (55) és adat shift logikája (64) van, ahol az adatháttér követőregiszter (55) kimenete és az adat shift logika (64) kimenete hetedik multiplexeren (84) keresztül kapcsolódik az adatháttér regiszter (44) bemenetére. 17. Az 1.—16. igénypont bármelyike szerinti jelminta pro­cesszoros mérőrendszer kiviteli alakja azzal jellemezve, hogy az adatgenerátor (11) adatregiszteréhez (43) az ötödik multiplexeren (79) keresztül kapcsolódó aritmetikai logi­kai egysége (5 8) van, valamint az adatregiszter (43) álvélet­len jelgeneráló egységgel (57) kétirányú kapcsolatban van, 5 10 15 20 25 30 35 40 45 50 55 60 15

Next

/
Oldalképek
Tartalom