182384. lajstromszámú szabadalom • Integrált MOS oszlpdekóder

3 182384 4 fokozatból áll, ahol a~ vezérelhető feszültségosztó a fe­­szültségutánhúzó fokozat egyik terhelőtranzisztora és a NEM-VAGY-kapcsolás ki menete között van elren­dezve. A NEM-VAGY-kapcsolás kimenete és a záróréteg- 5 alaplemez között nemkívánatos parazitakapacitás lép fel, a vezérelhető feszültségosztó megakadályozza a feszültségutánhúzó kondenzátor és a záróréteg-alap­­lemeznél levő parazitakapacitás közötti feszültség­osztást. ’ ’ ' * 10 A találrpány*szerinti,os^lopdekóderben a vezérelhető feszültsegdxzto * két tfanzisztorból áll, amelyek közül az első tranzisztor source elektródája NEM-VAGY- kapcsolás kimenetével van összekötve. A második tranzisztor drain elektródája az Ucc tápfeszültséggel, 15 source elektródája az első tranzisztor drain elektródá­jával, valamint a feszültségutánhúzó fokozat terhelő­tranzisztorának drain elektródájával van összekötve. Az első tranzisztor gate elektródája az invertáló foko­zat kapcsolótranzisztorának drain elektródájával van 20 összekötve. A terhelőtranzisztor drain elejctródája első zérus­terhelésű tranzisztor source elektródájával van össze­kötve. Egy második zérusterhelésű tranzisztor drain elektródája az Ucc tápfeszültséggel, source elektródája 25 pedig az első zérusterhelésű tranzisztor drain elektródá­jával van összekötve. A terhelőtranzisztor gate elektró­dája a NEM-VAGY-kapcsolás kimenetével, az első zérusterhelésű tranzisztor gate elektródája aktivizáló­jel-bemenettel, a második zérusterhelésű tranzisztor 30 gate elektródája pedig az egyik invertált címjel-beme­­nettel van összekötve, amely a NEM-VAGY-kapcsolás kapcsolótranzisztorának gate elektródájánál van. Előnyös, ha a második zérusterhelésű tranzisztor gate elektródája a NEM-VAGY-kapcsolás első kapcsoló- 35 tranzisztorának invertált cfmjelbemenetével van össze­kötve. Ekkor több oszlopdekódernél az első fél máso­dik zérusterhelésű tranzisztora a cfmjelbemenettel van összekötve. Az oszlopdekóderek második felének első kapcsoló- 40 tranzisztora a címjelbemenettel van összekötve és a cím­­jelet a második zérusterhelésű tranzisztorra vezeti. Ilyen módon az oszlopdekóderek egyik fele mindenkor meg van szakítva a veszteségi teljesítményt okozó egyenáram szempontjából, tehát a veszteségi teljesít- 45 mény csökken. . Egy további előnyös kiviteli alaknál a feszültségosz­tó második tránzisztorának gate elektródája a tápfe­szültséggel van összekötve. A találmány szerinti oszlopdekódert az alábbiakban 50 kiviteli példa kapcsán, a mellékelt rajz alapján ismertet­jük részletesebben, ahol az 1. ábrán a találmány szerinti oszlopdekóder kap­csolási, vázlata; a 2. ábrán pedig az oszlopdekóder kimenetén megje- 55 lenő feszültség időbeni lefutása látható. A találmány szerinti oszlopdekóder, amely integrált MOS technológiával készült, az 1. ábra szerint 1 NEM­­VAGY-kapcsolásból, 2 invertáló fokozatból, 3 feszült­ségutánhúzó fokozatból és vezérelhető 4 feszültség- 60 osztóból áll. Az oszlopdekóder külső Ucc tápfeszültségről műkö­dik, amely a TTL kompatibilitás érdekében előnyösen +5 V-os tápfeszültség Az UBB alaplemez-csatlakozás vagy a chip-en belül az M földdel van összekötve, vagy 65 2 pedig az Ucc tápfeszültségből előállított negatív fe­szültségre van kötve szintén a chip-en belül. Az 1 NEM-VAGY-kapcsolás ebben az esetben 2n számú párhuzamosan kapcsolt T0—T3 kapcsolótran­zisztorból (növekményes típusú tranzisztorból) áll (ahbrn=2), továbbá egy kíürítéses típusú tranzisztor­ként kialakított T5 terhelőtranzisztorból és két T6, T7 zérusterhelésű tranzisztorból. Az oszlopcím-jeleket az E0—E3 bemenetekre, és azokon keresztül a T0—T3 kapcsolótranzisztorok gate elektródáira kapcsoljuk. A T0—T3 kapcsolótranzisztorok drain elektródái, va­lamint a hozzájuk tartozó T5 terhelőtranzisztor source és gate elektródái az 1 NEM-VAGY-kapcsolás A1 ki­menetével vannak összekötve. Az A1 kimenet és az UBB alaplemez-csatlakozás között helyezkedik el még a parazita CPN záróréteg-alaplemez kapacitás. A T6 zérusterhelésű tranzisztor source elektródája a T5 terhelőtranzisztor drain elektródájával van össze­kötve. • ■ -A T7 zérusterhelésű tranzisztor drain elektródája az Ucc tápfeszültséggel, drain elektródája pedig a T6 zé­rusterhelésű tranzisztor drain elektródájával van össze­kötve. Ha a CE aktivizálójelet, amely a T6 zérusterhelésű tranzisztor gate elektródájára van kapcsolva, kikapcsol­juk, akkor az Ucc tápfeszültség felől az M föld felé folyó áram útját szinte teljesen megszakítjuk. A CE ak­tivizálójel bekapcsolásával az egyenáram útját meg­nyitjuk. A T7 terhelőtranszformátor gate elektródája az EO bemenetnek megfelelő oszlopcím E0 bemenetével van összekötve. A tároló aktív állapotában a 2n számú oszlopdekóder E0 bemenetén keresztül csupán 2n/2 számú oszlopde­kódert aktivizálunk, és 2n/2— 1 számú oszlopdekóder­­ben a maradék- és nyugalmi áramok elhanyagolásával egy stacionárius áram folyik az Ucc tápfeszültség felől az M föld felé. Az oszlopdekóderek másik fele ekkor a T7 zérusterhelésű tranzisztor gate elektródája felé az EO bemenet jelét vezeti. Az A1 kimenet a 2 invertáló fokozat bemenetével van összekötve. A 2 invertáló fokozat T8 kapcsoló­tranzisztorból (növekményes típusú tranzisztorból) és T9 terhelőtranzisztorból (kiürítéses típusú tranzisztor­ból) áll, amelyek ismert módon vannak egymással ösz­­szekötve. A 3 feszültségutánhúzó fokozat növekményes tí­pusú T10 kapcsolótranzisztorból, Tll zérusterhelésű tranzisztorból és T12 tranzisztorból áll, mely utóbbi a maradékáram kompenzálása érdekében közepes kü­szöbfeszültségű tranzisztor, és a három tranzisztor is­mert módon van egymással összekötve. A Tll zérusterhelésű tranzisztor és a T12 tranzisztor source elektródája, valamint a T10 kapcsolótranzisz­tor drain elektródája az A címkimenettel vannak össze­kötve. A Tll zérusterhelésű tranzisztor gate elektródája és az A1 kimenet között található a vezérelhető 4 fe­szültségosztó, amely két darab növekményes típusú T13 és T14 tranzisztorból áll. A T13 tranzisztor source elektródája az A1 kimenettel, a T13 tranzisztor drain elektródája a T14 tranzisztor source elektródájával és a Tl 1 zérusterhelésű tranzisztor gate elektródájával van­nak összekötve. A T14 tranzisztor drain és gate elektró­dái az Ucc tápfeszültségre vannak csatlakoztatva. A TI3 tranzisztor gate elektródája a 2 invertálófokozat /

Next

/
Oldalképek
Tartalom