181720. lajstromszámú szabadalom • Mikroprocesszor, memória és periféris egységek közti adatforgalmazát biztosító sínrendszer

181720 r periféria dmkimenetei a DC 1 dekódoló és az ET 3 engedélyező-tiltó egységen keresztül vezér­lik a címcsatorna Q+i ... Cj+2j-i sínvezetékeit; Pj+i-P, periféria dmkimenetei a DC 2 dekódoló és az ET 4 engedélyező-tiltó egységen keresztül vezér­ük a dmcsatorna Ci+2j-Li .. . Ci+2j-i+2l-j = C„ sínve­zetékeit. c) megszakítást kérő P periféria rímeinek kódo­lása megegyezik a b) pontban leírt periféria cím kóddal. A megszakítást kérő P periféria rímét az ET 5 egység csatolja a dmcsatorna C0-Cn sín vezeté­keire. Az ET 1—5 engedélyező-tiltó egységek tri-state buffer (pl. SN 74 LS 244), a dekódoló egységek pl. SN 74 LS 138, SN 74 LS 45 áramkörök lehetnek stb. Az ET 1—5 engedélyező-tiltó egységek vezérlé­séhez szükséges jelek előállítása a mikroprocesszor V vezérlő kimeneteinek a KH egység egyszerű kombi­nációs függvényeivel történhetik. A következőkben a fenti ismertetés alapján a sínrendszer alkalmazását egy példaképpeni kiviteli alakján mutatjuk be. Ennél a rímcsatorna C0-Cn sínvezetékeinek száma: 18, (tehát n= 17). A memória címzés a C0-C15 sínvezetékeken, pe­riféria címzés bináris kódban vezérli a C0-Ct sín ve­zetéket (i = 1), a P2—P4 periféria címkimenet bináris kódjainak dekódolt értéke vezérli a címcsatorna C2—C9 sínvezetékeit (itt j = 4), a P5—P7 periféria címkimenet bináris kódjainak dekódolt értéke ve­zérli a címcsatoma C10-Cj7 sín vezetékeit (C = 7). A megszakítási címzésnél a címcsatorna C2—Ct 7 sínvezetékeit a P periféria címe vezérli. A rendszer főbb előnyei: — A perifériák „kétvezetékes” címzése miatt a perifériákon a dmazonosításhoz Cx + Cy funkdó ele­gendő (C. L.) (1 db. NOR kapu). A hagyományos 6 rendszereknél 8 bites komparátort használnak (2 db. IC).- Mivel a CO, Cl sínvezetéket továbbra is a mik­roprocesszor AO, A1 memória címkimenete vezérli, 5 ezért a különböző elemcsaládok LSI elemei továbbra is használhatók.- A CO, Cl sínvezetékekkel az egyedi és csopor­tos megszakítás késések (szintek) vezérelhetők. Ez gyorsabb periféria kezelést tesz lehetővé, mivel adat-10 átvitel mellett a perifériákon a megszakítást engedé­lyezés is vezérelhető.- Megszakítás üzemmódban a címcsatornán a pe­riféria saját (dekódolt) címe jelenik meg, ellentétben a legtöbb rendszerrel szemben. Ez a szervizelési IS szempontok miatt is előnyös. Nem igényel egyedi megszakítás kérés vezetékeket, ami gyártási szem­pontból előnyös. 20 Szabadalmi igénypont: Mikroprocesszor, memória és periféria egységek közti adatforgalmazást biztosító sínrendszer, azzal jellemezve, hogy a mikroprocesszor (juP) memória 25 cím-kimeneteit (A0-Ak) a dmcsatorna sínvezeté­­keire (C0— Cn) csatoló engedélyező-tiltó egység (ET 1), a mikroprocesszor (p¥) periféria rím-kimenetei (P0—P1 ) közül ezek egy részét (P0 —Pt) a címcsatoma sínvezetékeire (C0-C„) csatoló engedélyező-tiltó 30 egység (ET 2), egy másik részére (Pj+1 —Pj) dekódoló egységf(DC 1) közbeiktatásával a címcsatorna sínve­zetékeire (C0— Cn) csatoló engedélyező-tiltó egység (ET 3), egy harmadik részét (Pj+i-Pj) dekódoló 35 egység (DC 2) közbeiktatásával ugyancsak a címcsa­­torna sínvezetékeire (C0—Cn) csatoló engedélyező­­-tiltó egység (ET 4), végül a periféria (P) és a címcsatoma sínvezetékei (C0-Cn) között a periféria (P) cím-kimeneteit a címcsatorna sínvezetékeire (C0— 40 —Cn) csatoló engedélyező-tiltó egység (ET 5) van beiktatva. 1 rajz, 1 ábra A kiadásért felel: a Közgazdasági és Jogi Könyvkiadó igazgatója 84 4437 - Zrínyi Nyomda, Budapest 3

Next

/
Oldalképek
Tartalom