177236. lajstromszámú szabadalom • Intelligens elektronikus berendezés

7 177236 8 kor az 1 master vezérlő és/vagy a 11 slave vezérlő lehet DMA vezérlő. Mindkét kiviteli formában a leírás szerinti működés és az ábra szerinti felépítés valósul meg. Az eddigiekből látható, hogy a találmány szerinti beren­dezés a szokásos megvalósításokkal szemben jelentős egy- 5 szerűsítéseket tesz lehetővé, ugyanakkor a processzorfüg­getlenséget is biztosítja. Mind az egyszerűbb felépítés, mind a processzoríüggetlenség az egyéb előnyökön kívül a berendezést alkalmazó rendszerek gazdaságosságát nagy­mértékben növeli. 10 Szabadalmi igénypontok 1. Intelligens elektronikus berendezés, amely master 15 modult vagy modulokat, periféria vezérlő és/vagy memó­ria slave modult vagy modulokat, továbbá master vezér­lőt, slave vezérlőt és címmeghajtót, valamint ezek össze­kapcsolására szolgáló buszrendszert tartalmaz, különösen mérési, vezérlési és adatfeldolgozási célokra, azzal jelle- 20 . mezve, hogy a buszrendszer (B) periféria kijelölő vonalat (b), állapotlekérdező vonalat (c) és állapotjelző vonalat (d) tartalmaz, továbbá hogy a master modulnak (M) master vezérlője (1 ), címmeghajtója (2), periféria kijelölő jel előál­lító logikája (3), állapotlekérdező jel előállító logikája (4) 25 és állapotjelző jel fogadó kapuja (5) van, valamint a perifé­ria vezérlő slave modul (SP) és/vagy a memória vezérlő sla­ve modul (SM) slave vezérlője (11) és címfelismerője (12), vagy pedig slave vezérlője (11), címfelismerője (12), és ÉS- kapuja (13), valamint állapotjelző vonal meghajtója (14) 30 vagy késleltetője és állapotjelző vonal meghajtója van, to­vábbá amelynél a periféria kijelölő jel előállító logika (3) bemeneteire a címmeghajtó (2) n számú kimenete közül legalább három kapcsolódik, a periféria kijelölő jel előállí­tó logika (3) kimenete a periféria kijelölő vonallal (b) van összekötve, a master vezérlő (1) címkimenetei a címmeg­hajtó (2) címbemeneteivel, a címmeghajtó (2) kimenetéi a címvonalak (a,, a2) két csoportjával, az állapotlekérdezőjel előállító logika (4) bemenete a master vezérlő (1) kimene­tével (e), kimenete az állapotlekérdező vonallal (c), az álla­potjelző jel fogadó kapu (5) bemenete az állapotjelző vo­nallal (d), kimenete a master vezérlő (1) bemenetével (f) van összekötve, valamint perifériavezérlő slave modulnál (SP) a címfelismerő (12) egyik bemenete a periféria kijelölő vonalra (b), további, célszerűen három-négy bemenete, a címvonalak (a-,) második csoportja közül kiválasztott vo­nalakra kapcsolódnak, perifériavezérlő slave modulnál (Sp) és/vagy memória slave modulnál (SM) a címfelismerő (12) kimenete a slave vezérlő (11) bemenetére (g), vagy a slave vezérlő (11) bemenetére (g) és az állapotlekérdező vonal (c) ÉS-kapujának (13) egyik bemenetére kapcsolódik, és az ÉS-kapu (13) másik bemenetére az állapotlekérdező vonal (c) csatlakozik, az ÉS-kapu (13) kimenete az állapotjelző vonal meghajtó (14) vagy késleltető és állapotjelző vonal meghajtó bemenetére, ennek kimenete az állapotjelző vo­nalra (d) kapcsolódik. 2. Az 1. igénypont szerinti berendezés kiviteli alakja, az­zal jellemezve, hogy master vezérlője (1) és/vagy slave ve­zérlője (11) mikroprocesszor. 3. Az 1. igénypont szerinti berendezés kiviteli alakja, az­zal jellemezve, hogy master vezérlője (1) és/vagy slave ve­zérlője (11) DMA vezérlő. 1 rajz (1 ábra) A kiadásért felel : a Közgazdasági és Jogi Könyvkiadó igazgatója 82.6494.66-42 Alföldi Nyomda, Debrecen — Felelős vezető: Benkő István igazgató 4

Next

/
Oldalképek
Tartalom