172416. lajstromszámú szabadalom • Kapcsolási elrendezés többites alegységekből álló digitális információegység soros - párhuzamos átlakaítására, visszaalakítására, párhuzamos alakban való tárolására és kezelésére
5 172416 6 SZABADALMI IGÉNYPONT hoz, a 16 db B párhuzamos bemenet a regiszterek 4-es számú lábaihoz, a 16 db C párhuzamos bemenet a regiszterek 15-ös lábaira, a 16 db Qb párhuzamos kimenet a regiszterek 14-es lábaira, a 16 db Qc párhuzamos kimenet a regiszterek 13-as lábaira, a 16 db Qd párhuzamos kimenet a regiszterek 12-es lábaira van kötve. A Qd párhuzamos kimenet 16 db vezetéke a D vonalvevők bemenetére is csatlakozik. Valamennyi bemeneten és kimeneten a logikai jel szabványos TTL szintű. Az SN 74194 léptetőregiszterek tokon belül megvalósítják a szükséges léptetést. Ehhez külön kapcsolás nem szükséges. A bemeneteken lévő vevődióda miatt az R vonalvevő alkalmazása is szükségtelen. A példa szerinti SHP regiszter 16 db MSI IC tokból építhető fel, míg az 1. ábra szerinti ismert megoldás a találmány szerinti 4-szer 16 bites megoldással egyenértékű változatához a DM áramkörökhöz 8 db, az M áramkörökhöz 16 db, az SP áramkörökhöz 4 db, az MI áramkörökhöz 32 db, összesen tehát 60 db MSI IC szükséges. Az 1. ábra szerinti megoldás késleltetési idői párhuzamos békásnál a találmány szerinti megoldás kétszerese, soros beírásnál háromszorosa, mivel itt a beíráson kívül több kapuáramkör futási idejét is figyelembe kell venni. Kapcsolási elrendezés több-bites alegységekből álló digitális információegység soros — párhuzamos átalakítására, visszaalakítására, párhuzamos alakban való _ tárolására és kezelésére, amelynek az alegységek bitjei számával (n) megegyező számú soros bemenete (SRI) és soros kimenete (Qjç), továbbá a teljes információegység bitjeinek számával (N) megegyező számú párhuzamos bemenete (A,B..X) és párhuzamos kimenete 10 (Qa> Qb> —Qx) van> a soros bemenetek (SRI) közvetlenül vagy vonalvevőn (R) át vannak vezérelve, a soros kimenetek (Q^) vonaladókhoz (D) csatlakoznak, továbbá a párhuzamos információ regiszter tárolóelemeibe van beírva, azzal jellemezve, hogy a regiszter (SHP) 15 az alegységenként! bitek számával (n) megegyező számú léptetőregiszterből áll, ahol a léptetőregiszterek elemeinek száma megegyezik az információegységben lévő alegységek számával (N(n), a léptetőregiszterek soros bemenetei rendre a soros bemenetekkel (SRI), 20 soros kimenetei a soros kimenetekkel (Gtx) vannak összekötve, az egyes regiszterelemek kimenetei a párhuzamos kimeneteket (Qj, Q^, ... GL), beiró bemenetei pedig a párhuzamos bemeneteleiét (A3. ••• X) képezik. 4 db rajz A kiadásért felel: a Közgazdasági és Jogi Könyvkiadó igazgatója 780203, OTH, Budapest