168998. lajstromszámú szabadalom • Fáziskorrektoros szinkronizáló berendezés

5 168998 6 módon a helyes fázishelyzetet a számlálólánc 0 állapota jelenti. A számlálólánc az egy bitnek megfelelő F^j jel közepén megtelik. A monostabil NN billenőkör biztosítja, hogy ilyenkor a számlálólánc 15-ről ne 5 nullába, hanem l-re lépjen (NN = nem nulla). Ezzel egy bit hosszúságú F^j jel 2x16 részre van fel­osztva, a számlálólánc csak az F^ jel felfutó és lefutó élénél van 0 állapotban. A számlálólánc számlázási irányának (előre- 10 —hátra) vezérlését a K—2 ÉS-kapun keresztül a korrigáló KT tároló és az ET iránytároló végzik. A második K-3 ÉS-kapu az ET iránytárolót, a har­madik K—4 ÉS-kapu a monostabil NN billenőkört vezérli. 15 A berendezés működése alapvetően négy külön­böző esetben vizsgálandó: 1. ha nincs bejövő jel: . 20 Az AEM számlálólánc folyamatosan előre szám­lál a 0-2 frekvenciaosztóra a K-I kapurend­szeren át f frekvenciájú jel jut. Korrigálás nincs, a mérőmű fogadókész állapotban van. 25 2. a bejövő Fbe jel az Fki jellel azonos fázisban érkezik: Az AEM számlálólánc 0-állapotban van. A korri­gáló KT tárolót a számlálólánc kimenő SZO jele JO nullázva tartja. Korrigálás nem történik, 3. a bejövő Fbe jel késik az Fki jelhez képest: 35 A fogadó VT tároló „l"-et ír be a korrigáló KT tárolóba, ET iránytároló tárolja a 2 F^ jelnek a bejövő Fbe jel felfutásakor fennálló állapotát, az el­térés abszolút értékét az F^ jel felfutó éle és az Fbe jel felfutó éle közötti időintervallumban a 40 számlálóláncba beszámolt impulzusok száma adja (1/32 bit-ekben). A korrigáló KT tároló és az ET iránytároló a számlálólánc számlálási irányát a bejövő Fbe jel érkezésekor megfordítják és a K-I kapurendszert %$ mindaddig zárva tartják (a 0—2 számlálólánc áll), amíg az AEM számlálólánc 0-ig visszaszámlál. A számlálólánc 0-állapotában a korrigáló KT tárolót törli. A következő bit beérkezésekor az Fki jel fázis- 50 helyzete már ± 1/32 bit tűrésmezőn belül megegye­zik a bejövő Fbe jel fázishelyzetével. 4. A bejövő Fbe jel siet az Fki jelhez képest: 55 A fogadó VT tároló „l"-et ír be a korrigáló KT tárolóba, ET iránytároló tárolja a 2FH jelnek a bejövő Fbe jel felfutásakor fennálló állapotát, a 0-2 frekvenciaosztó bemenetére 2f frekvenciájú jel jut mindaddig, amíg az AEM számlálólánc előre 60 számolva a 0-helyzetet el nem érte. A 2. ábrán a berendezés különböző egységein fellépő jelalakok vannak ábrázolva. Az ábra t idő­tengelyén egy bit-nek megfelelő idő van felmérve. Az ábra 65 21 görbéje a 2Fk i jelet, 22 görbéje a mintavétel helyét (ebben az idő­pontban történik a beérkező jelek értékelése), 23 görbéje az Fkl jelet, 24 görbéje az AEM számlálólánc állását, 25 görbéje a bemenő Xbe jelet ábrázolja, ha az az Fki jellel fázisban van, 26 görbe a bemenő Xbe jelet ábrázolja, ha az az Fki jelhez képest késik, 27 görbe a bemenő Xbe jelet ábrázolja, ha az az Fki jelhez képest siet, 28 görbe az ET iránytárolóban rögzített elő­jel-jel annak függvényében, hogy az Xbe jel az Fki jelhez képest mikor érkezik, 29 görbe az AEM számlálólánc bemenő jele. Mivel a szinkronizáló berendezés egy felfutó élre akár 1/2 bitet is korrigálhat egyszerre, úgy tűnhet, hogy nagy a zavarérzékenysége. Az egészen rövid zavaró jeleket részben a bemeneti VT tároló szűri M 1/64 bites mintavételezés útján, az ennél hosszabb, ill. a VT tárolón átjutott rövid zavaró jelek a K—1 kapurendszeren nem jutnak át. Ezt az biztosítja, hogy korrigálás csak addig lehetséges, amíg a VT tároló kimenetén logikai „1" jel van. A néhányszor 1/32 bites zavarójelek csak hasonló mértékű korrigáláshibát okozhatnak, amit a követ­kező adatjel helyre tud hozni. A bejövő jel frekvenciaváltozási sebességére a megoldásunk szerinti fáziskorrektoros szinkronizáló berendezés lényegesen kevésbé érzékeny, mint a hagyományos fáziskorrektor, hiszen egy felfutó élre 1/2 bitet képes korrigálni 1/2 bit idő alatt. A példában egy bit 32 részre (± 16) van fel­osztva, így az alábbi szinkronizálási hibák adódhat­nak: 1. Mintavételezés helyéből adódó nullponteltoló­dás 1/128 bit. 2. A mintavételezés ismétlési idejéből eredő hiba 1/64 bit. 3. A mérés és korrigálás hibája 1/32 bit. így a maximális szinkronhiba ± 1/18 bit. Kisebb követelmények kielégítésére, az ismert megoldásokhoz képest mégis gyorsan (max 2 bit idő alatt) végezhető korrigálás egyszerűbb áram­körrel is. Ilyen megoldásnál az AEM pl. nem 16-ig, hanem 32-ig számlál, az előjel nem változik, tehát iránytárolóra nincs szükség, a hiba korrigálása min­dig az AEM számlálólánc visszafelé számláltatásával történik. Szabadalmi igénypontok: 1. Fáziskorrektoros szinkronizáló berendezés di­gitális adatátviteli berendezések szinkronizálására, főként telemechanikai rendszerekhez, amelynek óragenerátora, első frekvenciaosztója, az első frek­venciaosztóra kapurendszeren át csatlakozó má­sodik frekvenciaosztója van és amelynek továbbá fogadó tárolója és korrigáló tárolója van, amelyek kimenete a kapurendszer bemeneteire van kötve, azzal jellemezve, hogy az első frekvenciaosztóra 3

Next

/
Oldalképek
Tartalom