203178. lajstromszámú szabadalom • Kapcsolási rendszer és eljárás útvonal információkat tartalmazó fejrésszel ellátott, jelsorozatokká átalakított digitális jelek kapcsolására
1 HU 203 178 B 2 jelsorozatnak az ugyanazon időrésbe betáplált fejrésze és adatai az SB kapcsoló buszról az OQ kimeneti tárolóeszköz OQ1 bemeneti részébe töltődnek át. Ezt az átvitelt az IC azonosító eszköz szabályozza az OI első kimeneti ellenőrző végállomáson keresztül. Innen a jelsorozatok a TxO kimeneti végállomáshoz csatlakozó aszinkron jelrendezett átviteli csatornán át továbbítódnak. Minthogy azonban a jelsorozatok átvitele az SB kapcsoló busz időréseinek ütemében történik, míg a TxO kimeneti végállomásról történő átvitel az OC kimeneti órajel-generátor által meghatározott ütemben (mely sokkal alacsonyabb, mint a TM időzítő-áramkör üteme), az OQ kimeneti tárolóeszköznek elég nagynak kell lennie ahhoz, hogy egy sor jelsorozatot tároljon oly módon, hogy a gyakrolatban egyetlen jelsorozat se vesszék el. E sor maximális hossza természetesen függ a várható maximális hírközlési forgalomtól, amely a TC átviteli egységen képes keresztül haladni. Ezen túlmenően a tényleges hírközlési jelúton egy kapcsolókapu által okozott késedelem főleg ezen sor éppen akkori hosszától függ. A bemeneti jelek ütemének megfelelően a kimeneti jelek üteme és ezért az OC kimeneti órajel-generátor frekvenciája is változtatható. A kimeneti jelek maximális ütemének értéke pl. szintén 280 Megabit/sec lehet. Az a képesség, hogy mind a bemeneteli, mind a kimeneteli jelek átviteli üteme mósosítható, hasznos oly szempontból is, hogy ezek az ütemek az átviteli összeköttetések és a kapcsolt berendezések sajátságaihoz igazíthatók. Ezért ugyanaz az SW kapcsolási rendszer széles frekvenciatartományú jelek, pl. hangadatok és videojelek kapcsolására is alkalmas. A találmány szerinti kapcsolási rendszer és eljárás előnyösen alkalmazható minden olyan esetben, ahol digitális jelsorozatok nagy megbízhatóságú kapcsolására van szükség. SZABADALMI IGÉNYPONTOK 1. Kapcsolási rendszer útvonal információt tartalmazó fejrésszel ellátott, jelsorozatokká alakított digitális jelek kapcsolására, elsősorban bemeneti végállomások bármelyikére érkező digitális jeleknek kimeneti végállomások bármelyikére történő kapcsolására, amely kapcsoló buszt és hozzá csatlakoztatott időzítőáramkört tartalmaz, továbbá a bemeneti végállomások és a kapcsoló busz közé kapcsolt vevőegységekkel, valamint a kapcsoló busz és a kimeneti végállomások közé kapcsolt átviteli egységekkel van ellátva, a vevőegységek pedig egyedi processzor eszközökkel rendelkeznek, azzal jellemezve, hogy a vevőegységek (RC0...RC7) jelsorozat-irányító áramkörökkel (RT) vannak ellátva, amelyek első bemenetéire az egyes bemeneti végállomások (Rx0...Rx7) vannak kapcsolva, első kimenetei a kapcsoló buszhoz (SB) vannak csatlakoztatva, továbbá az egyes jelsorozat-irányítóeszközök (RT) második kimenetekkel rendelkeznek, amelyek az adott vevőegységek (RC0...RC7) egyedi processzor eszközeinek (SPC) bemenetéire vannak kötve, az egyedi processzor eszközök (SPC) kimenetei pedig a jelsorozat irányító eszközök (RT) második bemenetéihez vannak kapcsolva. 2. Az 1. igénypont szerinti kapcsolási rendszer, azzal jellemezve, hogy az egyes vevőegységek (RC0...RC7) bemeneti és a jelsorozat-irányítóeszközei (RT) közé bemeneti tárolóeszközök (IQ) vannak beiktatva, a bemeneti tárolóeszközök (IQ) bemeneti résszel (IQ1) és kimeneti résszel (IQ2) rendelkeznek, a bemeneti részek (IQ1) az egyes bemeneti végállomásokhoz (Rx0...Rx7) vannak csatlakoztatva, a kimeneti részek (IQ2) pedig a jelsorozat-irányítóeszközök (RT) első bemenetéire vannak kötve. 3. Az 1. vagy 2. igénypont szerinti kapcsolási rendszer, azzal jellemezve, hogy a bemeneti tárolóeszközök (IQ) és a bemeneti végállomások (RxO...Rx7) közé szinkronizációs áramkörök (SC) vannak beiktatva, az egyes szinkronizációs áramkörök (SC) vezérlő bemenetéi az egyes egyedi processzor eszközökhöz (SPC) vannak kapcsolva, második kimenetei pedig első bemeneti ellenőrző végállomásokon (II) keresztül a bemeneti tárolóeszközök (IQ) bemeneti részeinek (IQ1) szinkronizáló bemenetéihez vannak csatlakoztatva. 4. Az 1-3. igénypontok bármelyike szerinti kapcsolási rendszer, azzal jellemezve, hogy az egyes bemeneti tárolóeszközök (IQ) kimeneti részeinek (IQ2) szinkronizáló bemenetei második bemeneti ellenőrző végállomások (10) közbeiktatásával az időzítő-áramkörhöz (TM) vannak kapcsolva. 5. Az 1-4. igénypontok bármelyike szerinti kapcsolási rendszer, azzal jellemezve, hogy az egyes átviteli egységek (TC0...TC7) kimeneti tárolóeszközökkel (OQ) rendelkeznek, az egyes kimeneti tárolóeszközök (OQ) bemeneti résszel (OQ1) és kimeneti résszel (OQ2) vannak ellátva, a bemeneti részek (OQ1) bemenetei a kapcsoló buszhoz (SB) vannak kapcsolva, a kimeneti részek (OQ2) kimenetei pedig az egyes kimeneti végállomásokhoz (TxO...Tx7) vannak csatlakoztatva. 6. Az 1-5. igénypontok bármelyike szerinti kapcsolási rendszer, azzal jellemezve, hogy az egyes átviteli egységek (TC0...TC7) azonosító eszközökkel (IC) és kimeneti órajel-generátorokkal (OC) rendelkeznek, a kimeneti órajel-generátorok (OC) második kimeneti ellenőrző végállomásokon (OO) keresztül kimeneti tárolóeszközök (OQ) kimeneti részeinek (OQ2) szinkronizáló bemenetéihez vannak kapcsolva, az azonosító eszközök (IC) bemenetei egyrészt a kapcsoló buszhoz (SB), másrészt az időzítő-áramkörhöz (TM) vannak csatlakoztatva, kimenetei pedig első kimeneti ellenőrző végállamásokon (01) át a kimeneti tárolóeszközök (OQ) bemeneti részeinek (OQ1) szinkronizáló bemenetéire vannak kötve. 7. Az 1. igénypont szerinti kapcsolási rendszer, azzal jellemezve, hogy az egyes vevőegységek (RC0...RC7) hibajavító eszközei (HC) a bemeneti tárolóeszközök (IQ) és a jelsorozat-irányítóeszközök (RT) közé vannak beiktatva, vezérlőbemenetei és -kimenetei pedig az egyedi processzor eszközökhöz (SPC) vannak kapcsolva. 5 10 15 20 25 30 35 40 45 50 55 60 7