202692. lajstromszámú szabadalom • Berendezés gyors frekvenciaugratásos szórt spektrumú vevőkészülékek számára
1 HU 202692 B 2 13 kódtáblázathoz van kapcsolva. A vevőoldali 6 dekódoló kimenete a 7 többségi detektoron keresztül a 8 átmeneti tárhoz valamint a 9 maximum tárolóhoz van kapcsolva. Az 5 szabályzóoldali dekódoló kimenete pedig a 9 maximum tároló másik bemenetére kapcsolódik. A 8 átmeneti tár másik bemenete a 13 kódtáblázathoz van kapcsolva. A 8 átmeneti tár kimenete alkotja a berendezés digitális 30 jelkimenetét, amely a 20 keretszinkronizálóhoz és a 33 alapsávi egységekhez is csatlakoztatva van. A 9 maximum tároló a 10 maximum összegzőn keresztül a 11 digitális komparátorsorhoz és a 16 szinkron szabályzó logikához van kapcsolva. A 13 kódtáblázat egyik bemenetére a 15 chipszámláló, másik bemenetére pedig a 14 címszámláló kapcsolódik. A 11 digitális komparátorsor digitális küszöbszint 31 bemenettel is rendelkezik, kimenete pedig a 12 AGC szabályzó logikán keresztül az 1 KF erősítő AGC szabályzó bemenetéhez van kapcsolva. A 16 szinkron szabályzó logika egyik kimenete a 19 D/A átalakító és hurokszűrőre, másik kimenete pedig a 18 osztó és fázisléptetőre van kapcsolva. A 19 D/A átalakító és hurokszűrő kimenete a 17 óragenerátor vezérlő bemenetére csatlakozik. A 17 óragenerátor kimenetei a 22 tárolt programú vezérlő, valamint a 18 osztó és fázisléptető bemenetéhez kapcsolódnak. A 18 osztó és fázisléptető kimenetei a 14 címszámlálóra, a 15 chipszámlálóra, a 21 fázishelyzet számláló és visszaállító egységhez, valamint a 22 tárolt programú vezérlőhöz csatlakoznak. A 21 fázishelyzet számláló és visszaállító kimenete a 18 osztó és fázisléptető bemenetére van kötve. A 22 tárolt programú vezérlő kimenetei a 18 osztó és fázisléptetőhöz, a 19 D/A átalakító és hurokszűrőhöz, valamint a 21 fázishelyzet számláló és visszaállítóhoz vannak kapcsolva. A 22 tárolt programú vezérlőhöz továbbá a 33 alapsávi egységek is csatlakoznak. Az 1. ábrán látható berendezés működése a következő: A 34 KF bemenetre az FFH vevőkészülék RF egységéből kikerülő KF jel van vezetve, amelynek frekvenciája a 8~15 MHz körüli, tartományban van. Ez még FFH jel, ami csak le van keverve a KF sávba. Az 1 KF erősítő egy szavályozható erősítésű erősítő, ebben történik az AGC szabályzás, amelyhez a szabályzójelet a vett jel korrelációjának értékétől függőén állítjuk elő, úgy hogy a számunkra információt hordozó jel teljesítménye alapján szabályozzuk az erősítést. Ha kicsi a korrelációja a bejövő jelnek, akkor növeljük az erősítést, ha nagy, akkor csökkentjük. A kapcsolatfelvétel során pedig egy kereső algoritmus felhasználásával keressük meg a megfelelő erősítés értéket. Az 1. KF erősítőből kikerülő AGC-zet állandó szintű FFH jel a 2 energia detektor bankra kerül, amely annyi elemi energiadetektorból áll, amennyi a kommunikációhoz felhasznált frekvenciák száma, a jelen esetben tizenhat. Az elemi energiadetektorok kimenete kétfelé van osztva, és kimenő jelalak egy fűrészjel, ha valamelyik energiadetektor a saját frekvenciáját detektálta. Minden más, a kommunikáció során felhasznált frekvenciára az elemi detektor kimenő jele a chip idő végén nulla szintű (illetve jóval a küszöbszint alá esik). Ezeknek az elemi detektoroknak a kimenő jeleit hasonlítják össze a 3, 4 küszöbdetektor bankok a rájuk kapcsolt analóg küszöbfeszültségekkel, amelyek a 28, 29 bemenetekre vannak kapcsolva és amelyek különböző értékű analóg küszöbfeszültségek. A 3, 4 küszöbdetektor bankok 16-16 komparátort tartalmaznak. A vevőoldali 4 küszöbdetektor bank kimenő jele a vevő oldali 6 dekódolóra, a szabályzóoldali 3 küszöbdetektor bank jele a szabályzó 5 dekódolóra jut soros kiolvasásban. Az 5, 6 dekódolók minden chip idő alatt megvizsgálják összegzik és tárolják azt, hogy a bejövő jel adott chipjében mely szimbólumhoz tartozó frekvenciákat detektáltak. Ideális, zavarmentes esetben a szimbólum végén, a pl. a tizenötödik chip után a dekódolókban egy üzenethez tartozóan az összegzett érték tizenöt lesz, a többiben zéms. Az 5, 6 dekódoló egy-egy négybites összegzőből, átmeneti tárból és 16x4 bites RAM-ból van kialakítva, amelyben az összegzett értékek tárolódnak. A 13 kódtáblázatban van letárolva, hogy chipenként az egyes frekvenciák melyik üzenethez tartoznak. A 13 kódtáblázat bármilyen csak olvasható memóriából kialakítható. A 15 chipszámláló minden chip idő alatt lép egyet és jelen esetben tizenöt állapota van. A 14 címszámláló állapotainak a száma a használt frekvenciák számával megegyező számú, jelen esetben tizenhat állapotú, és a dekódolás során minden chip idő alatt az összes állapotát felveszi. A 13 kódtáblázat a 15 chipszámlálóból az aktuális chip sorszámát, a 14 címszámlálóból pedig a chipen belüli frekvenciasorszámot kapja. Ezen két adatból a 13 kódtáblázat az 5, 6 dekódolóban levő 16x4 bites RAM számára címet generál, amelynek alapján a RAM eltárolja az egyes üzenetekhez tartozó vett frekvenciák összegzett darabszámát. Azaz a RAM- okban a benne tárolt érték, és a 3, 4 küszöbdetektor bankokról érkező bináris jel összege tárolódik. A szimbólum idő végén levő utolsó chip időben a frekvenciánkénti összegzés során a 7 többségi detektor a RAM-ban tárolt értékek maximumát keresi, és a 8 átmeneti tárban a 13 kódtáblázatból érkező szimbólumok közül kiválasztja azt a szimbólumot, amelyhez tartozó RAM-ban tárolt érték a legnagyobb, (jelen esetben max. tizenöt), és ezt a szimbólumot eltárolja a 8 átmeneti tárban. A 8 átmeneti tárban eltárolt érték lesz a vett jelből előállított dekódolt üzenet, amely további feldolgozás céljából a 30 jel kimeneten alapsávi jelkezelésre, valamint a 33 alapsávi egységekbe kerül. A 20 keretszinkronizáló a dekódolt adatokból megteremti a keretszinkront, amely ezután a 22 tárolt programú vezérlőbe jut, és ez a vevő szinkron állapotának a jelzését szolgáltatja. A szabályzó rész működése: A szabályzó oldali 5 dekódoló RAM-ja a vevőoldali 6 dekódolóban már ismertetett módon képzi az összegeket. A 9 maximum tárolóban a maximális súlyú üzenethez tartozó szabályzó oldali korreláció értékét tároljuk a 7 többségi a detektor vezérlése alapján. A 10 maximum összegző összegzi a 9 maximum tároló értékeit, amely összeget all digitális komparátorsor összehasonlítja a digitális küszöb 31 bemenetre kapcsolt digitális küszöbértékkel. Ennek alapján a 12 AGC szabályozó logika a benne levő A/D konverter segítségével AGC szabályozó jelet szolgáltat az 1 KF erősítő számára. A berendezésben a 17 óragenerátor szolgáltatja az órajelet a 22 tárolt programú vezérlő és a 18 osztó és fázisléptető számára. A 16 szinkronszabályzó logika 5 10 15 20 25 30 35 40 45 50 55 60 65 5