202690. lajstromszámú szabadalom • Áramköri elrendezés nagysebességű programozható időzítő előállítására
1 HU 202690 A 2 bemenetére, az első 01 órajelvezérlő kapu harmadik Om bemenetére, a második 02 órajelvezérlő kapu ötödik O26 bemenetére és a harmadik 03 órajelvezérlő kapu ötödik 0» bemenetére, az első és második összekötött Q10, Q11 adatkimenete az első 01 órajelvezérlő kapu negyedik Ou bemenetére, a második 02 órajelvezérlő kapu hatodik 0J7 bemenetére csatlakozik. A második SZ2 számláló első, második, harmadik és negyedik összekötött Q20, Q21, Q22, Q23 adatkimenete a D digitális komparátor harmadik D4 bemenetére, a második 02 órajelvezérlő kapu negyedik 02? bemenetére, a harmadik 03 órajelvezérlő kapu negyedik O3J bemenetére, a harmadik SZ3 számláló első, második, harmadik és negyedik összekötött Q30, Q,3i, Q32, Q33, adatkimenete a D digitális komparátor negyedik P5 bemenetére és a negyedik SZ4 számláló negált CEP< órajelengedélyező bemenetére, a negyedik SZ4 számláló első, második, harmadik és negyedik összekötött Q40, Q41, Q42, Q43 adatkimenete a D digitális komparátor ötödik D6 bemenetére van kötve. Az első KI kapu egyik Kn bemenete V vezérlő áramkör negyedik V6 bemenetére és a D digitális komparátor Di kimenetére, másik K12 bemenete a V vezérlő áramkör első V2 kimenetére, a második K2 kapu egyik K22 bemenete a V vezérlő áramkör negyedik V5 kimenetére, az első 01 órajelvezérlő kapu ötödik O19 bemenetére, a második 02 órajelvezérlő kapu második O23 bemenetére és a harmadik 03 órajelvezérlő kapu harmadik O34 bemenetére, második K23 bemenete a V vezérlő áramkör harmadik V4 kimenetére, az első 01 vezérlő kapu második O13 bemenetére, a második 02 órajelvezérlő kapu harmadik O24 bemenetére, a harmadik 03 órajelvezérlő kapu második O33 bemenetére és harmadik K3 kapu másik K32 bemenetére csatlakozik. A harmadik K3 kapu egyik K31 bemenete a V vezérlő áramkör ötödik Vt kimenetére van kötve, K33 kimenete egyben az áramköri elrendezés F0ut kimenetét képezi, a V vezérlő áramkör második V3 kimenete az első, második, harmadik 01, 02, 03 órajelvezérlő kapu összekötött első On, O21, O31 bemenetére csatlakozik, első Vi bemenete pedig egyben az áramköri elrendezés fiN bemenetét képezi. A 4. ábrán a V vezérlő áramkör egy előnyös megvalósítása látható. A V vezérlő áramkörnek első Fl D flip-flopja van, amelynek Fn adatkimenete második F2 D flip-flop F21 törlőbemenetére, harmadik F3 D flip-flop F31 adatbemenetére van kötve, amely egyben a V vezérlő áramkör negyedik V5 kimenetét képezi, F12 adatbemenete a második F2 D flip-flop F23 adatkimenetére csatlakozik, amely egyben a V vezérlő áramkör első V2 kimenetét képezi. A második F2 D flip-flop negált F22 adatkimenete második T2 késleltető elem egyik végére, közős F25 órajelbemenete első TI késleltető elem egyik végére van kötve, F24 adatbemenete egyben a V vezérlő áramkör második Vé bemenetét, a második T2 késleltető elem másik vége egyben a V vezérlő áramkör második V2 kimenetét képezi. Az első TI késleltető elem másik vége I/B INVERTER/BUFFER kapu negált I/B2 kimenete egyben a V vezérlő áramkör harmadik V4 kimenetét, I/Bi bemenete a V vezérlő áramkör első Vi bemenetét, a harmadik F3 D flip-flop negált F32 adatkimenete pedig egyben a V vezérlőáramkör ötödik V7 kimenetét képezi. A találmány szerinti áramköri elrendezés működése az 5. ábrán látható idődiagramokat is figyelembe véve a következő: Az áramköri elrendezés lefelé számláló (count down) üzemmódban móködik. Az első, második, harmadik, negyedik SZÍ, SZ2, SZ3, SZ4 számláló akkor kapja a lefelé számláló CP órajelet a CPi, CP2, CP3, CP4 órajelbemenetére kapcsolódó második K2 kapun, az első, második, harmadik 01, 02, 03 órajelvezérlő kapun keresztül, amikor az előtte lévő számláló összes adatkimenete logikai „O” szinten van. Az első, második, harmadik 01, 02, 03 órajelvezérlő kapu egy „VAGY” és egy „NEM- VAGY” kapuból áll, melynek összekötött kimenete az O12, O22, O32 kimenet, a „VAGY” kapu bemenete első On, O21, O31 bemenet, a „NEM-VAGY” kapu bemenetéi pedig a második O13, O23, O33, a a harmadik Oh, O24, O34, a negyedik O15, O25, O35, az ötödik Ok, O26, O36 és a hatodik 022, 037 bemenetek. A D digitális komparátor Dl kimenete az első, második, harmadik, negyedik SZÍ, SZ2, SZ3, SZ4 számlálóból álló számláncot „3”-as állapotba billentő CP órajel hatására (a D digitális komparátor első, második, haimadik, negyedik, ötödik D2, D3, D4, Dj, Dó bemenete logikai „O”) hozzá képest tpDi+tpD2+tpD3 késleltetési idő múlva, ahol tpDi a második K2 kapu késleltetési ideje, tpo2 az első, második, harmadik, negyedik SZÍ, SZ2, SZ3, SZ4, számlálóknak az órajeltől az adatkimenetig tartó késleltetési ideje, tpo3 a D digitális komparátor késleltetési ideje logikai „1” szintbe megy, ami az első KI kapun keresztül további tpo4 késleltetési idővel, ahol tpD4 az első KI kapu késleltetési ideje, az első, második, harmadik, negyedik SZÍ, SZ2, SZ3, SZ4 számláló Si, S2, S3, S4 üzemmódválasztó bemenetét logikai „0”-ba vezérli. A következő CP órajel a V vezérlő áramkör második F2 D flip-flopjának F24 adatbemenetén lévő logikai „1” szintet átírja az F23 adatkimenetére, ha tpDi+tpD2+tpD3+ts2-T+Ti feltétel teljesül, ahol ts2 az első, második, harmadik FI, F2, F3 D flip-flop adatbemenetének beállási ideje az órajelhez viszonyítva, T az fiN bemeneten lévő órajel periódusideje, Ti az első TI késleltető elem késleltetési ideje, ami az első KI kapun keresztül az első, második, harmadik, negyedik SZÍ, SZ2, SZ3, SZ4 számláló Si, S2, S3, S4 üzemmódválasztó bemenetét továbbra is logikai „O” szinten tartja. A következő CP órajel, ami a számlálást „l”-es állapotba billenti az N», N„....N43 bináris bemeneteken lévő „N” számot?* paralel P10, Pn,....P43 adatbemeneteken keresztül betölti az első, második, harmadik, negyedik SZÍ, SZ2, SZ3, SZ4 számlálóba, valamint a V vezérlő áramkör első Fl D flip-flopjának Fn adatkimenetét logikai „1” szintbe billenti, ami a második F2 D flip-flop F21 törlő bemenetén keresztül az F23 adatkimenetet törli. Ez a CP órajel csak akkor képes a számláncba „N” értéket írni, ha elegendő idő állt rendelkezésre az első, második, harmadik, negyedik SZÍ, SZ2, SZ3, SZ4 számláló paralel Pu>, Pn,....P43 adatbemenetek átváltozására, vagyis ez az idő: tpD2+tpD3+tpD4+tsiS! 2 T, ahol tsi az első, második, harmadik, negyedik SZÍ, 5 10 15 20 25 30 35 40 45 50 55 60 65 5