201165. lajstromszámú szabadalom • Berendezés 8- és 16-bites moduloknak 16-bites mikroprocesszoros rendszerhez való csatlakoztatására
1 HU 201165 B 2 Ilyen módon a 16-bites 1 mikroprocesszor a második ciklus végén megkapja információs bemenetéin és -kimenetein az egész szót. SZABADALMI IGÉNYPONTOK 1. Berendezés 8- és 16-bites moduloknak 16-bites mikroprocesszoros rendszerhez való csatlakoztatására, mely egy 16-bites mikroprocesszort tartalmaz, amelynek első fél információs bemenetei és kimenetei egy kétirányú primer adatpuffer első fél információs bemenetéivel és -kimeneteivel összeköttetésben állnak, és második fél információs bemenetei és -kimenetei egy kétirányú szekunder adatpuffer egyik fél információs bemenetéivel és -kimeneteivel és egy kétirányú páros átkapcsoló adatpuffer egyik fél információs bemenetéivel és -kimeneteivel vannak csatlakoztatva, amelynek másik fél információs bemenetei és -kimenetei egy kétirányú primer adatpuffer másik fél információs bemenetéivel és -kimeneteivel, egy 8-bites modul egyik felének információs bemenetéivel és -kimeneteivel és egy 16-bites modul első fél információs bemenetéivel és -kimeneteivel állnak összeköttetésben. amelynek második fél infoimációs bemenetei és -kimenetei a másik fél 8-bites modul információs bemenetéivel és -kimenetéivel, valamint egy kétirányú szekunder adatpuffer másik fél információs bemenetéivel és -kimeneteivel vannak összekötve, a 8-bites és a 16-bites modulok címbemenetei egy egyirányú címpuffer címkimeneteivel vannak összekötve, melynek információs bemenetei a 16-bites mikroprocesszor címkimeneteire vannak csatlakoztatva, melynek első fél információs bemenetei és -kimenetei egy pufferregiszter adatkimeneteivel állnak összeköttetésben, amelynek információs bemenetei a kétirányú primer ' adatpuffer első fél információs bemenetéivel és -kimeneteivel vannak összekötve, a 16-bites mikroprocesszor kettős ciklus vezérlő kimenete a vezérlőáramkör kettős ciklus vezérlő bemenetével van összekötve, amelynek várakozás vezérlő kimenete a 16-bites mikroprocesszor várakozás vezérlő bemenetére van csatlakoztatva, a vezérlőáramkör címvezérlő kimenete a címmódosító áramkörrel áll összeköttetésben, amelynek címbemenete a 16-bites mikroprocesszor címkimeneteivel van összekötve. címkimenete az egyirányú címpuffer címbemeneteivel van összekötve, amelynek kimenetei a vezérlőáramkör címbemenetével vannak összekötve, amelynek címpuffer vezérlő kimenete az egyirányú címpuffer vezérlő bemenetével áll összeköttetésben, a várakozás vezérlő bemenet a 8-bites és a 16-bites modulok várakozás vezérlő bemenetével van csatlakoztatva, azzal jellemezve, hogy a 16-bites mikroprocesszor (1) első fél információs bemenetei és -kimenetei egy kétirányú visszacsatolt adatpuffer (3) egyik fél infoimációs bemenetéivel és -kimeneteivel össze vannak kötve, amelynek másik fél információs bemenetei és -kimenetei a 16-bites mikroprocesszoros rendszer (6) második fél információs bemenetéivel és -kimeneteivel vannak csatlakoztatva, a vezérlőáramkör (12) pufferválasztó kimenetei (26) adatpuffer-vezérlés koordináló áramkör (27) pufferválasztó bemenetéivel állnak összeköttetésben, amelynek modulállás felismerést vezérlő bemenete (31) a 8-bites modulok (7, 9) modulállás felismerését vezérlő kimenetével vannak csatlakoztatva, és modultípus felismerést vezérlő bemenettel (32) a 8-bites és a 16-bites modulok (7, 8 és 9) modultípus felismerést vezérlő kimenetével vannak összekötve, az adatpuffer-vezérlés koordináló áramkör (27) címbemenete (17) az egyirányú címpuffer (10) kimeneteivel áll összeköttetésben, engedélyező kimenete a vezérlőáramkör (12) engedélyező bemenetével (25) van csatlakoztatva, az adatpuffer-vezérlés koordináló áramkör (27) adatpuffer vezérlő kimenete (33) a kétirányú primer adatpuffer (2), a kétirányú páros átkapcsoló adatpuffer (5), a kétirányú visszacsatolt adatpuffer (3), a kétirányú szekunder adatpuffer (4) és a pufferregiszter (35) vezérlő bemenetéivel áll összeköttetésben. 2. Az 1. igénypont szerinti berendezés, azzal jellemezve, hogy az adatpuffer-vezérlés koordináló áramkör (27) egy modultípus felismerő egységet (29) tartalmaz, amelynek címbemenete (17) az adatpuffer-vezérlés koordináló áramkör (27) címbemenetét képezi, annak modultípus felismerést vezérlő bemenete (32) az engedélyező kimenetével (25’) és a modultípus felismerő egység (29), valamint a 8-bites modulállapot felismerő egység (28) modultípus felismerést vezérlő bemenetéivel (32) áll összeköttetésben, melynek pufferválasztó bemenetéire (30) a modultípus felismerő egység (29) van csatlakoztatva, az adatpuffer-vezérlés koordináló áramkör (27) 8-bites modulállás felismerést vezérlő bemenete (31) a 8-bites modulállapot felismerő egység (28) vezérlő bemenetét képezi, melynek információs bemenetéit az adatpuffer-vezérlés koordináló áramkör (27) pufferválasztó bemenetei (30) képezik, melynek adatpuffer vezérlő kimenetei (33) a 8-bites modulállapot felismerő egység (28) vezérlő kimeneteit képezik. 3. Az 1. igénypont szerinti berendezés, azzal jellemezve, hogy a vezérlőáramkör (12) egy vezérlés tiltó egységet (24) tartalmaz, melynek engedélyező bemenete (25) a vezérlőáramkör (12) engedélyező vezérlő bemenete, a kettős ciklus vezérlő bemenet a kettős ciklus vezérlő egység (20) kettős ciklus vezérlő bemenetére van csatlakoztatva, és a vezérlés tiltó egység (24) vezérlő kimenete (23) a kettős ciklus vezérlő egység (20) vezérlő bemenetével összeköttetésben áll. 5 10 15 20 25 30 35 40 45 50 55 6