199640. lajstromszámú szabadalom • Jelfelismerő rendszer

HU 199640 B R olvasási jel és a W írási jel egymáshoz képest 180°-os fázisszögben eltolt. — önmagában ismert bináris CR számlálót j[l. ábra), amelynek komplemens a, ä; b, b; c, d, <T; e, e; f, T kimenetei vannak, melyek közül az a, ä kimenetek a legma­gasabb helyértékűek, az f, f kimenetek pe­dig a legalacsonyabb helyértékűek. A CR számlálót a CL órajel vezérji_és a, b, c (ä, b, c), valamint d, e, f (d, e, f) ki­menetén minden illetve minden időpontban különböző 3-bites kimeneti je­let állít elő; — ismert kialakítású bináris-decimális DECI dekódert (1. ábra), amely minden 3-bi­tes bemeneti a, b, c (a, b, c) jelet 1-et a 8- ból választással a 9. ábrán vázolt kivá­lasztott SIN0...SIN7 (SIN0/7) bemeneti jellé dekódol és ezek mindegyike be­meneti időintervallumot határoz meg; — ismert kialakítású bináris-decimális DEC2 dekódert (1. ábra)A amely minden beme­neti 3-bites d, e, f (d, e,T) jelet 1-et a 8-ból választással a 9. ábrán vázolt kiválasz­tott SB0/7 (SB0/7) bitjellé vagy bit idő­periódussá dekódol, és ezek mindegyike egy^^-es bitperiódust határoz meg; — MUX1 multiplexert (1. ábra), amely S10. ..S17 kapcsolókat tartalmaz; — MUX2 multiplexert (1. ábra), amely S20.. ..S27 kapcsolókat tartalmaz; — MÉM memóriát (1. ábra), amely kapuzott TFF0...TFF7 flip-flopot tartalmaz és ezek mindegyikéhez S86...S89 kapcsoló és 16...18 inverter tartozik (3. ábra); — mester-szolga MSFF flip-flopot (1. ábra), amely S90...S93 kapcsolókat és 19. .112 in­­vertereket tartalmaz (4. ábra); — HA félösszeadót (1. ábra), amely NAND2 NEM ÉS kaput és OR2 VAGY kaput tar­talmaz (5. ábra); — véletlen hozzáférésű RAM memóriát (2. ábra) RAMC00...R AMC77 rekeszekkel, amelyek mindegyikéhez S94...S97 kapcsoló és 113 és 114 inverter tartozik (6. ábra); — csak olvasható ROM memóriát (2. és 8. ábrák) ROMC00...ROMC76 rekeszekkel, amelyek mindegyike egy kapcsolót tartal­maz (7. ábra); — A ROM memóriát vezérlő HTC vezérlő­áramkört (8. ábra), amely NOR 4 és NOR 5 NEM VAGY kaput, AND ÉS kaput, NAND4 NEM ÉS kaput és 115, 116 invertereket tsrts 1 m 3Z' — NAND 1 NEM ÉS kaput (1. ábra); — OR1 VAGY kaput (1. ábra); — NOR1, NOR2 NEM VAGY kaput (1. áb­ra) és NOR3 NEM VAGY kaput (3. ábra); — EOG kizáró VAGY kaput (1. ábra); — II...14 invertereket (1. ábra) és 15 invertert (2. ábra); 3 — S30...S36, S40...S47, S50...S57, S60...S67, S70...S76 kapcsolókat (2. ábra) és S80. ..S85 kapcsolókat (1. ábra). A hivatkozott kapcsolók mindegyike a 7. ábrán vázolt S kapcsolóval azonos felépíté­sű és tartalmaz egy N-csatorn.ás MOS típusú távvezérlésű NT tranzisztort, amelynek s, il­letve 3’ forrás elektródja, d, illetve 4’ nyelő elektródja és gn, illetve 2’ kapu elektródja van, továbbá egy P-csatornás MOS típusú térvezérlésű PT tranzisztort, amelynek nyelő és forrás elektródjai azonosak, és gp,' illetve F kapu elektródja van. Abból a célból, hogy jelezzük a térvezérlésű PT és NT tranzisz­torok vezető állapotát, ha kapu elektródjukra £f, illetve 1-es értéket kapcsolunk, a PT tran­zisztort úgy vázoltuk, hogy gp kapu elektród­ja előtt egy inverter helyezkedik el. Az S kap­csoló felépítése a szakmában egyébként jól ismert, és úgy van kialakítva, hogy a 3’ for­rás elektródra kapcsolt bemeneti feszültség megjelenik a 4’ nyelő elektródon és viszont, ha a gn és gp kapu elektródokra komplemens jeleket vezetünk, mint például a SIN1 és &IN 1 bemeneti jeleket, melyek értéke 1 és 0, mert ezáltal mindkét NT és PT tranzisztor veze­tő állapotba kerül. Megjegyzendő, hogy amikor egy kapu zár, akkor a bemenetén lévő állapot megjelenik a kimenetén és ezáltal feltölti vagy kisüti az ezen kimenethez csatlakoztatott vezeték szórt kapacitását attól függően, hogy a bemenet értéke 1 vagy 0. Ez a töltés egy körülbelül 2 ms-os időtartamra ideiglenesen akkor is fennmarad, ha a kapcsolót nyitjuk. A MUX1 multiplexer tartalmazza az S10/ /17 kapcsolókat, és ezek 1, 2 és 3 kapu és for­rás elektródjaihoz rendre hozzávezetjük a ki­választott SIN0/7, SIN0/7 bemeneti jele­ket, továbbá az IN0/7 bemeneti jeleket. Mind­ezen kapcsolók 4 nyelő elektródjai közösí­­tetten az EOG kizáró VAGY kapu egyik be­menetéhez csatlakoznak. A MUX1 multiplexer használatának célja az, hogy az IN0/7 be­meneti jeleket egymás után az EOG kizáró VAGY kapu egyik bemenetéhez továbbítsa, amely folyamatot azok a kiválasztási S1N0, SIN0...SIN7, SIN7 bemeneti jelek vezérlik? amelyek az S10...SÍ7 kapcsolók vezérlését végzik. A MUX2 multiplexer tartalmazza az S20/ /27 kapcsolókat, és ezek 1, 2 és 3 kapu és for­­rás elektródjaihoz a kiválasztási SIN0/7, SIN0/7 bemeneti jelek és a MÉM memória TFF0/7 flip-flop kimeneti jelei csatlakoznak. Ezen kapcsolók nyelő elektródjai közösítetten az EOG kizáró VAGY kapu másik bemene­téhez csatlakoznak, annak kimenete pedig a mester-szolga MSFF flip-flop F adatbeme­netével van összekötve. A MUX2 multiplexer alkalmazásának az a célja, hogy a TFF0/7 flip-flopokban tárolt jeleket a kiválasztási SIN0, SIN0...SIN7, SIN7 bemeneti jelek által vezérelten egymásután az EOG kizáró VAGY kapu másik bemenetéhez továbbítsa. Ennek 4 5 10 15 20 25 30 35 40 45 50 55 60 65 4

Next

/
Thumbnails
Contents