199640. lajstromszámú szabadalom • Jelfelismerő rendszer
17 HU 199640 B 18 áll, amely tartalmaz a bemeneti jel állapotát periodikusan vizsgáló szervet; az említett időtartamra jellemző kezdeti értéket tároló első memóriát; a bemeneti és a kimeneti jelállapotok között fennálló különbség észlelése óta eltelt időre jellemző értéket tároló második memóriát; a kimeneti jel állapotát tároló harmadik memóriát; egy a kiindulási értéket az első memóriából a második memóriába minden különbség észlelésekor átvivő és abba beíró, a második memóriában tárolt értéket módosító, továbbá az említett időtartam megszámlálását egy adott érték eléréséig jelző jelfeldolgozó szervet, azzal jellemezve, hogy a bemeneti jel összes állapotára csak egyetlen kezdeti értéket tároló első memóriától (ROM) függetlenítetten vezérlő áramkörök vannak, amelyek tartalmaznak ősz szeadó áramkört, előnyösen félösszeadó áramkörök vannak, amelyek tartalmaznak összeadó áramkört, előnyösen félösszeadó áramkört (HA), amelynek összeg kimenete (S) a második memória (RAM) egyik bemenetéhez csatlakozik, továbbá egy a bemeneti és kimeneti jelek állapotát összehasonlító és különbség esetén a második memória (RAM) kimenetét az összegző áramkörhöz (HA) csatlakoztató KIZÁRÓ VAGY kaput (EOG) és az összegző áramkör (HA) a vezérlő áramkörnek a második memóriában (RAM) tárolt értékhez az említett különbség észlelésekor egy 1 -est hozzáadó és az összeget a második memóriába (RAM) beíró kapcsolóin át van a második memóriával (RAM) összekötve. 2. Az 1. igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy a jelfeldolgozó szerv egy negyedik memóriát (RAMC07/ /77) tartalmaz. 3. A 2. igénypont szerinti jeiíelismerő rendszer, azzal jellemezve, hogy az összeadó áramkör (HA) tartalmaz egy első összeadó bemenetét (Al), egy második összegző bemenetét (A2) és egy átvitel kimenetet (C), és az első memória (ROM) és a második memória__(RAM) kimenetei egy első vezérlő jellel Q.P komplemens módon vezérelt első kapcsolón (S70/76) és második kapcsolókon (S30 /36) keresztül az első összeadó bemenethez (Al) csatlakozik, ahol P jelöli a hivatkozott vezérlő bitet és Q jelöli a KIZÁRÓ VAGY kapu (EOG) késleltetett kimeneti jelét. 4. A 3. igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy a KIZÁRÓ VAGY kapu (EOG) kimenete és az átvitel kimenet (C) egy harmadik kapuáramkörön (OR1, NÁNDI) keresztül a második összegző bemenethez (A2) csatlakozik. 5. Az 4. igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy a harmadik memóriát kapuzott flip-flop (TFF0/7) képezi. 6. A4, igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy a KIZÁRÓ VAGY- kapu (EOG) kimenete egy a Q jelet előállító kétállapotú eszköz (MSFF) egyik bemenetéhez csatlakozik. 7. Az 1. igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy tartalmaz egy első multiplexert (MUX1), amelynek bemenetéihez (IN0/7) az említett bemeneti jeláilapotok vannak csatlakoztatva, és egy második multiplexer (MUX2), amelynek kimenetei több hozzárendelt harmadik * memória (TFF0/7) kimeneteihez vannak kapcsolva, és az első és második multiplexerek (MUX1, MUX2) kimenetei a KIZÁRÓ VAGY kapu (EOG) megfelelő bemenetelhez csatlakoznak. 8. A 7. igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy több egymást követő időszak vagy időperiódus jelet (SIN0/ /7) előállító időzítő áramkört (PS, CR, DECI /2) tartalmaz, amely az említett multiplexerek (MUX1.MUX2) vezérlő bemenetéhez csatlakozik. 9. Az 1. igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy az első memóriához (ROM) az abban tárolt kezdeti értéket módosító áramkör (HTC) csatlakozik. 10. Az 5. igénypont szerinti jelfeiismerő rendszer, azzal jellemezve, hogy a kapuzott flip-flop (TFF0/7) egy első és egy második .hurkot tartalmaz, az első hurokban egymással láncba kapcsolt első kapcsoló (S86), második kapcsoló (S87), első inverter (10), második inverter (17), harmadik kapcsoló (S89) és harmadik inverter (18) helyezkedik el, a második hurokban pedig láncbakapcsolásban elhelyezkedik az első és második inverter (16, 17), egy negyedik kapcsoló (S88), és a flip-flopnak a kimenetét az első és a második inverterek (16, 17) csatlakozási pontja képezi. 11. A 6. igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy a hivatkozott kétállapotú eszközt (MSFF) mester-szolga flip-flop képezi, amelyben a szolga és a mester funkciókhoz egy-egy hurok van hozzárendelve, és a szolga hurokban egymással láncba kapcsolt negyedik és ötödik inverter (19, 110) és egy ötödik kapcsoló (S92) helyezkedik el, a mester hurok pedig egymással láncba kapcsolt hatodik és hetedik invertert (111,. 112) és egy hatodik kapcsolót (S93) tartalmaz, és a flip-flop adatbemenete (F) egymással sorosan kapcsolt hetedik kapcsolón (S90), a negyedik és az ötödik inverteren (19, 110), egy nyolcadik kapcsolón (S91) és a hatodik és hetedik invertereken (111, 112) keresztül saját kimenetéhez (2’) csatlakozik. 12. A 8. igénypont szerinti jelfelismerő rendszer, azzal jellemezve, hogy a második memória (RAM) minden memóriarekesze olyan hurkot tartalmaz, amelyben egymással sorosan kapcsolva egy nyolcadik és egy kilencedik inverter (113, 114) és egy kilencedik kapcsoló (S97) van elrendezve, a rekesznek van egy adatbemenete (3’) és egy adatkimenete (4’), amelyek egymásután kapcsolt 5 10 15 20 25 30 35 40 45 50 55 60 65