198591. lajstromszámú szabadalom • Kapcsolási elrendezés egyéni számláló impulzusok tárolására és megjelenítésére, különösen telefonközpontok kezelői munkahelyei számára

5 HU 198591 B 6 kekre ad megfelelő szintű jelel. A Pil...Pin vezetékek segítségével a nyolc-bemenetű In NAND kapun keresztül indítjuk az lp mono­­stabil multivibrátört, amely biztosítja a meg­felelő késleltetést és a 2 egyéni blokkban lé­vő tárolók beíráséhoz szükséges beiró impul­zust. Az Is kódoló és It multiplexer segítsé­gével állítjuk elő a 3 számláló blokk számára a törlő jelet. A 2dl...2dn NAND kapuk szabad kollek­­toros kimenettel vannak ellátva. A Kl...Kn bemenetekre érkező megfelelő hosszúságú és polaritású jelek aktiválják a 2al...2an opti­kai-csatolókat. A 2al...2an optikai csatolók tranzisztorai kinyitnak és logikai .0' szinte­ket kapcsolnak a Pil...Pin vezetékekre. Ez az 1 vezérlő blokkban elindít egy késleltetést. A késleltetés letelte után a PR1 vezetékre ér­kező logikai .1" szint lehetővé teszi a beér­kező impulzus bevételezését és tárolását ab­ban az esetben, ha a késleltetési időn túl még jelen van a számlálandó impulzus. Ezt a logikai kapcsolatot a 2bl..-.2bn NAND kapuk valósítják meg. A beérkező jel tárolását a 2cl...2cn J-K tárolók végzik. A CL vezetékre való sor letapogatást az 1 vezérlő blokkból jövő 01...0n vezetékekre jutó logikai .1' szint biztosítja. Azt, hogy egy beérkező im­pulzust csak egyszer tudjunk megszámolni (a beirt információ törlését) az F6 vezetékre az 1 vezérlő blokkból érkező jel biztosítja. A 2cl...2cn J-K tárolók ebben a funkcionális időrésben törlődnek. Az F4 vezetéken érkező funkcionális időzés hatására a 4A1...4AU, 4B1...4Bk, 4C1...4Ck és 4D1...4Dk vezetékekre érkező bi­náris információ a 3bl...3bk számlálókba író­dik, majd ezen számlálók tartalmát CL és F5 vezetékre érkező jelek hatására egy bittel megnöveljük. Adott esetben a 3bl...3bk szám­lálók az IT1 vezetékre jutó jel segítségével törölhetők. A 4al...4ak memóriák tárolják azokat az impulzusokat, amelyek a 2 egyéni blokk Kl...Kn vezetékeire érkeznek. Ez úgy valósul meg, hogy minden egyes bemenetnek egy tá­roló rekesz felel meg. Ezt biztosítják az 1 vezérlő blokkból jövő 1A, 1B, IC, 1D vezeté­keken lévő vezérlő jelek. A 4al...4ak memó­riákba Írandó információk a 7A1...7Ak, 7B1...7Bk, 7C1...7Ck és 7D1...7Dk vezetékeken érkeznek. A 4al...4ak memóriák tartalma a 4A1...4Ak, 4B1...4Bk, 4C1...4Ck és 4D1...4Dk vezetékeken jelenik meg. Az irás-olvasás ve­zérlés az F4 vezetéken érkező vezérlés hatá­sára a 4bl bufferen keresztül történik. A 7A1...7Ak, 7B1...7Bk, 7C1...7Ck és 7D1...7Dk vezetékeken érkező információ az F8 vezetéken érkező funkcionális időzés ha­tására az 5al...5ak tárolókba íródik. Az 5al...5ak tárolók kimenetén megjelenő infor­máció az 5bl...5bk illesztőkön keresztül az Rl...Rk vezetékeken megjelenő egymás utáni letapogató jel hatáséra a 6A, 6B, 6C, 6D ve­zetékekre jutnak. (Egy-egy párhuzamos adathalmaz soros kiadása egy adott adat ve­zetékre) A 6A, 6B, 6C, 6D vezetékeken érkező információ a 6c RAM-ba íródik. A 6c RAM la Halmát a 6a monostabil mulLivibrátorból és 6b bináris szémláncból álló áramkör segítsé­gével kiolvassuk. A kiolvasott információt a 6e dekóderrel átalakítjuk a 6fl...6fl5 kijel­zőknek megfelelő jelekké. Azt, hogy ez az információ melyik LED diódán jelenik meg, a 6d demultiplexer a 6gl...6gl5 kapcsoló tran­zisztorokon keresztül biztosítja. A 7el...7ek NAND kapuk a 7al...7ak, 7bl...7bk, 7cl...7ck és 7dl...7dk vezetékeken lévő információt az F9 vezetéken lévő funk­cionális időzés hatására 7A1...7Ak, 7B1...7Bk, 7C’1...7Ck és 7D1...7Dk vezetékekre kapcsolja. A találmány szerinti kapcsolási elrende­zés lényeges előnye a nagyfokú koncentráció a számláló, tároló és kijelző egységek eseté­ben, valamint egyszerű bővíthetőség a szám­láló és tároló kapacitást illetően. SZABADALMI IGÉNYPONTOK 1. Kapcsolási elrendezés egyéni számláló impulzusok tárolására és megjelenítésére, kü­lönösen telefonközpontok kezelői munkahelyei számára, azzal jellemezve, hogy vezérlő blokkja (1) egyéni blokkhoz (2), számláló blokkhoz (3), visszairás áramkörhöz (7), tá­roló blokkhoz (4) és átmeneti tárolóhoz (5) kapcsolódik; a számláló blokk (3) az egyéni blokkal (2), a visszairás áramkörrel 7) és a tároló blokkal (4) is kapcsolatban van; mig a tároló blokk (4) az átmeneti tárolóhoz (5) is kapcsolódik; és az átmeneti tárolóhoz (5) ki­jelző egység (6) van kapcsolva. 2. Az 1. igénypont szerinti kapcsolási elrendezés, azzal jellemezve, hogy a vezérlő blokkban (1) egy monostabil multivibrator (la) oszcillátorként van kapcsolva és egy ki­menete bináris számlánchoz (lb) kapcsolódik, a bináris számlánc (lb) egyrészt dekódoló demultiplexerhez (1c), másrészt egy kimene­tével egy másik bináris számlánchoz (le) kapcsolódik, amelynek kimenete további de­kódoló demultiplexerhez (lf) van kötve; egy kódoló (Is) kimenetével egy multiplexerhez (1L) kapcsolódik; további szintén oszcillátor­nak kapcsolt monostabil multivibrátor (lh) kimenete bináris szémlánchoz (lj) csatlako­zik, amely bináris számlánc (lj) kimenete de­kódoló demultiplexerhez (lk) van kötve; és a dekódoló demulliplexerek (le), (lf), (lk) ki­meneteire inverter bufferek (Id), (lg), (lm) kapcsolódnak; továbbá egy nyolc bemenetű NAND kapu (In) további monostabil multivib­rátorokhoz (lp) van kötve. 3. Az 1. vagy 2. igénypont szerinti kap­csolási elrendezés, azzal jellemezve, hogy az egyéni blokkban (2) optikai-csatolókhoz (2al...2an) buffereken (2el...2en) keresztül NAND kapuk (2bl...2bn) kapcsolódnak, ame­lyek kimenete J-K-tárolók (2cl...2cn) bemene-5 10 15 20 25 30 35 ■10 45 50 55 60 65 5

Next

/
Thumbnails
Contents