198257. lajstromszámú szabadalom • Impulzus kód modulációs transzlátor, ehhez használható léptető regiszter fokozat és multiplexer

1 2 198 257 jellé vagy szóvá alakítson át. , A COLI áramkörben van INP1 bemeneti áramkör, soros bemenetű és párhuzamos kimeneti SÍPOL fi regiszter, párhuzamos bemenetű, soros kimenetű PISO regiszter, SR léptetőregiszter, SDEC1 szegmens dekóder, ADÓI összegző, OCI kimeneti áramkör, LOG1 logikai áramkör, LCI . . . LC4 latch áramkör, GC kapuáramkör és olyan TC időzítő áramkör, amelynek időzítő impulzusai közül a COLi áramkör ■« működésének megértéséhez csak az 5. ábrán vázolt TP1 . . . TP7 időzítő impulzusok ismerete szüksé­ges. Az LCI, LC2, LC3 és LC4 latch áramköröket rendre a TP2, TP4, TP3 és TP5 időzítő impulzusok vezérlik, és a GC kapuáramkört a TP6 időzítő impul- « c zus vezérli. A COLI áramkör INI bemeneti kapcsát az INP1 bemeneti áramkör a SÍPOL regiszter bemenetéhez csatlakoztatja, ennek kimenetei az LCI latch áram­kör bemenetéhez kapcsolódnak, ezen LCI latch áramkör pedig RÍ . . . R4 kimenetekkel rendelkezik. 2D Az RÍ kimenet az LC3 és LC4 latch áramkörökön keresztül az.OCl kimeneti áramkörhöz csatlakozik, az R2 és R4 kimenetek rendre az SDECI szegmens dekóder egyes bemenetéihez csatlakoznak, továbbá az RÍ . . . R4 kimenetek az LC2 latch áramkörön keresztül a PISO regiszter PC2 . . . PC5 rekeszei 25 3 adatbemeneteihez kapcsolódnak. A PISO regiszter az egymással kapcsolódó PCL . . . PC6 rekeszekből áll, és ezek közösített 4 vezérlő bemenetéit a PT7 időzítő impulzusok vezérlik, egyesített 5 vezérlő bemeneteiket pedig a TP3 időzítő impulzusok vezér- _ . lik. A PCI ... PC6 rekeszek mindegyikének a 2 ki- ”tJ menete a soronkövetkező rekesz 1 bemenetéhez csatlakozik, ez alól kivétel a PCI rekesz 1 bemene­té, amely földelt, továbbá a PC6 rekesz 2 kimenete, amely az SR léptetőregiszter PCI 1 ... PC 18 rekeszei­nek a közösített 3 adatbemeneteihez csatlakozik. o- A PC11 . . . PC18 rekeszeknek a TP1 időzítő impul­zusokkal vezérelt közösített 4 vezérlő bemeneteik, valamint egyedi 5 vezérlő bemeneteik vannak. Az SDECI .szegmens dekódernek S’O, S’l és S2 . . . S7 kimenetéi vannak, ezek közül az S2 ... S7 kimenetek az egymás után kapcsolódó LC3 és LC4 latch áram- 40 körökön és a GC kapuáramkörön keresztül az SR léptetőregiszter PC13 . . . PC18 rekeszeinek az egyedi 5 vezérlő bemenetelhez csatlakoznak. Az SDECI szegmens dekóder S’O és S’l kimenetei az LC3 latch áramkörön keresztül a LOGI logikai áramkör bemenetéihez csatlakoznak, ez utóbbihoz 45 tartozik egy A vezérlő bemenet, valamint a, b és SÍ, S0 kimenetek. Az A vezérlő bemenet értéke az A- szabálynak, illetve a mu-szabálynak felel meg, még­pedig attól függően, hogy A értéke 0, illetve 1. Az a és b kimenetek az LC4 latch áramkörön keresztül j-n a PISOL regiszter PCI illetve PC6 rekeszeinek 3 adat­­bemenetelhez csatlakoznak, az S0 és $1 kimenetek pedig az egymás mögé kapcsolt LC4 latch áram­körön és GC kapuáramkörön keresztül az SR lép­tetőregiszter PC11 és PC 12 rekeszei 5 vezérlő beme­netéihez kapcsolódnak. A PC11 rekesz 2 kimenetét 55 az említett A vezérlő bemenet által vezérelt ADDf összegző és OCI kimeneti áramkörhöz csatlakoz­tatja. A PISO regiszter PCI . . . PC6 rekeszeinek mind­egyike a 4. ábrán vázolt felépítésű típushoz tartó­­zik, amennyiben azt csak az SW1 kapcsolóval fel­szereltnek tekintjük, és két-két azonos bemeneti és kimeneti áramkört tartalmaz. A rekesz bemeneti áramköre PMOS típusú PM1 és PM2 tranzisztoro­kat és NMOS típusú NMI és NM2 tranhisztorokat tar­talmaz, amelyek forrás-nyelő és nyelő-forrás útvona­lai a v tápfeszültség és a föld közé kapcsolódnak. A PM1 és NM2 tranzisztorok összekötött kapu elektródjai és a PM2 és NMI tranzisztorok össze­kötött nyelő elektródjai képezik a rekesz bemeneti áramkörének az I bemenetét és 0 kimenetét, továbbá az NMI tranzisztor illetve a PM tranzisztor kapuját közvetlenül, illetve az INVi inverteren keresztül a rekesz 4 vezérlő bemenete vezérli. A kimeneti áramkört felépítő elemeket a bemeneti áramkört felépítő elemekkel azonos hivatkozási számmal je­löltük, de azoktól vesszővel különböztettük meg. Az NM’l tranzisztor kapu elektródját az INVI inverteren keresztül, a PM’2 tranzisztorát pedig közvetlenül a rekesz 4 vezérlő bemenete vezérli. Az I bemenet illetve az 0’ kimenet a rekesz soros adatokhoz tartozó 1 bemenetével, illetve a soros ada­tok 2 kimenetével van összekötve, és a párhuzamos 3 adatbemenet az SW1 kapcsolón keresztül a rekesz bemeneti és kimeneti áramköreinek a közösített 0 kimenetéhez és I’ bemenetéhez csatlakozik. Az SW1 kapcsoló PMOS típusú PM3 tranzisztort és NMOS típusú NM3 tranzisztort tartalmaz, amelyek forrás és nyelő elektródjai a 4. ábrán vázolt módon egymáshoz kapcsolódnak. Az NM3 tranzisztor kapu elektródját az 5 vezérlő bemenet közvetlenül, a PM3 tranzisztor kapu elektródját pedig INV2 in­verteren keresztül vezérli. Világos, hogy az SW1 kapcsoló zárva van, amikor az 5 vezérlő bemenet ak­tiválva van (1 -es érték). Az SR léptetőregiszter PCI 1 ... PCI8 rekeszeinek mindegyike a 4. ábrán vázolt kialakítású, mindazon­által bennük mindkét SW1 és SW2 kapcsoló megtalál­ható. Az SW2 kapcsoló az SW1 kapcsolóval azonos felépítésű de a PM4 illetve NM4 tranzisztorokat az 5 vezérlőbemenet közvetlenül, illetve az INV2 inver­teren keresztül vezérli, így az SW2 kapcsoló akkor zárt, amikor az 5 vezérlő bemenet nincs aktivált állapotban (0-ás érték). A PISO regiszter PCI . . . PC6 rekeszeinek bárme­lyike az alábbiak szerint működik. Abból a célból, hogy a soros 1 bemenetre kapcsolt adatokat be vi­gyük és továbbítsuk, a 4 vezérlő bemenetet váltakoz­va aktiváljuk és deaktiváljuk, miközben az 5 vezérlő bemenetet deaktivált állapotban tartjuk, a másik 3 adatbemenetre kapcsolt adatok beviteléhez és to­vábbításához azonban az 5 és 4 vezérlő bemeneteket együttesen kell aktiválni, illetve deaktiválni. Első esetben a soros adatok 1 bemenetére kapcsolt adato­kat a rekesz bemeneti áramkörében invertáljuk és a rekeszben reteszelve tartjuk, ameddig a 4 vezérlő bemenet aktiválódik, majd a rekesz kimeneti áram­körében invertáljuk és akkor továbbítjuk a rekesz 2 kimenetéhez, amikor a 4 vezérlő bemenet deak­tivált állapotba kerül. A második esetben a párhuza­mos 3 adatbemenethez juttatott adatokat invertáljuk és akkor továbbítjuk a rekesz 2 kimenetéhez, ami­kor az 5 és 4 vezérlő bemenetek aktív illetve inaktív állapotba kerülnek. Valóban:- amikor a rekesz áramkörében a 4 vezérlő bemene­tet aktiváljuk, akkor a bemeneti áramkörben lévő 5

Next

/
Thumbnails
Contents