197804. lajstromszámú szabadalom • 8 és 16 bites adatsínű számítógéphez csatlakoztatható, maximum 16 bites digitális jel fogadására alkalmas illesztő egység

197804 lapotukat a 44 alsó helyiérték állapotjel és a 45 felső helyiérték állapotjel mutatja. Ezen utóbbi hatására jön létre a 46 bites DMA kérő jel a 86 8 bites DMA kérés kimeneten. Ennek hatására a számítógép eiőször a 47 címbusz engedélyezés jelet a 80 címbusz engedélyezés bemenetre a 48 8 bites DMA nyugtázó jelet a 88 8 bites DMA elfogadás bemenetre adja, majd a 49 olvasójelet küldi a 89 buszforga­lom vezérlő bemenetre. Ennek első éle meg­szünteti a 46 8 bites DMA kérő jelet a 809 DMA kérés tárolónak a 808 DMA kérést vezérlő kapun keresztül történő visszabillentésévei, és az engedélyezett 804 harmadik kapuáram­körön keresztül törli a 806 alsó helyiérték ál­lapot tárolót és a 83 első kiolvasás vezérlő kimenetre jut, ami azután a 2,3 adatregisz­tereket engedélyezi. A 49 olvasójel visszafutá­­sa után a számítógép megszünteti a 48 8 bites DMA nyugtázó jelet ami a 801 helyiérték sor­rend tároló átbillenését eredményezi. Ugyan­csak megszünteti a számítógép a 47 címbusz engedélyezés jelet is, ami a 808 DMA kérést vezérlő kapun keresztül a 809 DMA kérés tá­roló újbóli bebillenését okozza. Ennek hatásá­ra a folyamat ismételten lezajlik, azzal a kü­lönbséggel, hogy a 801 helyiérték sorrend táro­ló most a másik állapotban van így a 49 olvasó jel a 805 negyedik kapuáramkörön keresz­tül a 84 második kiolvasás vezérlő kimenet­re jutva a 4 harmadik adat regisztert enge­délyezi, és a 807 felső helyiérték állapot táro­lót törli. A 16 bites adatátvitel esetén az így fel­épített 8 vezérlő áramkör úgy működik, hogy a 81 adathossz vezérlő bemenetére adott pa­rancs a 810 kezdeti állapot vezérlő kapun ke­resztül folyamatosan alapállapotban tartja a 801 helyi érték sorrend tárolót, így minden ciklusban a 83 első kiolvasás vezérlő lesz ak­tiv. Kétirányú adatátvitelre alkalmas illesztő egységnél a 8 vezérlő áramkör kiegészíthető a 812 írás-olvasás vezérlő kapuáramkörrel, melynek kimenete a 89 buszíorgalom vezér­lő bemenetre kapcsolódik. Ennek 90 írás-olva­sás választó bemenetére jutó parancs hatá­rozza meg, hogy az aktuális adatátviteli iránynak megfelelően a 91 írás bemenet, vagy a 92 olvasás bemenet aktív. Az 5. ábrán a találmány szerint felépített analóg bemeneti illesztő egység látható. En­nél a 11 analóg bemenetre adott analóg be­meneti jelet az 1 analóg-digitál átalakító dol­gozza fel oly módon, hogy az ezen jelhez ren­delt digitális számérték a digitális kimeneti vezetékein jelenik meg. A 14 indító bemenetre adott jel hatására kezdődik a konverzió mely­nek megtörténte után a 12 konverzió vége ki­meneten egy impulzus jön létre. Ez az impul­zus a 9 adatforgalom indítás bemeneten ke­resztül kerül a 2,3,4 adatéegiszterek beíró be­menetére és a 8 vezérlő áramkör 82 indítás bemenétére. Az 1 analóg-digitál átalakító di­gitális kimeneti veztékei közül a nyolc leg­9 magasabb helyiértékü a második 3 adatre­giszter és a harmadik 4 adatregiszter adat­bemenetére, az alacsonyabb helviértéküek az első 2 adatregiszter adatbemenetére csat­lakoznak. Az egység felépítése egyebekben teljesen megfelel a bemeneti illesztő egység felépítésének. Az ábrázolt analóg illesztő egység műkö­dése az adatforgalom szempontjából teljes mértékben megegyezik a bemeneti illesztő egység működésével. A működés a 7. ábra idődiagramját figyelembe véve a 14 indító bemenetre adott 41 konverzió indító jel hatá­sára kezdődik. Ekkor az 1 analóg-digitál át­alakító elvégzi a konverziót majd a 12 kon­verzió vége kimeneten megjelenő 43 start jel indítja az adatforgalmat, mely a korábban már leírt módon zajlik le. A 6. ábra a találmány szerinti analóg il­lesztő egység gyorsított működésű kiviteli alakját ábrázolja. Ennél a megoldásnál a 7 parancsregiszternek 72 gyors átvitel vezérlő kimenete van, amely a 22 16 bites gyors át­vitel választót és a 23 8 bites gyors átvitel vá­lasztót vezérli. A 22 16 bites gyors átvitel vá­lasztó a vezérléstől függően vagy a 8 vezérlő áramkör 85 16 bites DMA kérés kimenetét, vagy a 20 ötödik kapuáramkör kimenetét kap­csolja a 24 16 bites kombinált DMA kérés ki­menetre. Analóg módon van kötve a 23 8 bites gyors átvitel választó is. A 20 ötödik kapu­­áramkör és a 21 hatodik kapuáramkör egy­­-egy bemenetére a 8 vezérlő áramkör 85 16 bi­tes DMA kérés kimenete, illetVe a 86 8 bites DMA kérés kimenete csatlakozik, mig másik összekötött kimenetűket az 1 analógdigitál átalakító 13 konverzió jelző kimenete vezérli. Az így felépített egység a 22,23 16, ill. 8 bites gyors átvitel választók normál helyze­tében láthatóan teljesen az eddig leírtaknak megfelelően működik, hiszen a 85 16 bites DMA kérés kimenet és a 86 8 bites DMA kérés kimenet közvetlenül a 24,25 16, illetve 8 bites DMA kérés kimenetekre van kapcsolva. Ami­kor a 7 parancsregiszter 72 gyors átvitel ve­zérlő kimenetének jele a 22,23 16, illetve 8 bi­tes gyors átvitel választókat gyors átvitel irányba kapcsolja, a működés a 9. ábra idődia­gramja alapján vizsgálható. A 41 konverzió in­dító jel hatására az 1 analóg-digitál átalakító működni kezd, és a 13 konverzió jelző kime­netén a 42 foglaltság jel jön létre. A konver­zió végén a 12 konverzió vége kimeneten meg­jelenő 43 start jel indítaná az adatforgalmat a már korábban leírt módon. Jelen esetben azonban pl. 16 bites adatforgalom esetén hiába jelenik meg a 8 vezérlő áramkör 85 16 bites DMA kérés kimenetén az 52 16 bites DMA kérő jel, az nem juthat el a számítógépbe, mi­vel az a 24 16 bites kombinált DMA kérés ki­menetre van kötve. Ott viszont majd csak akkor tud megjelenni az 54 16 bites kombinált DMA kérő jel, amikor a következő konverzió elindítása után az 1 analóg-digitál átalakító 42 foglaltság jele a 20 ötödik kapuáramkörön 10 7 5 10 15 20 25 30 35 40 45 50 55 60 65

Next

/
Thumbnails
Contents