196682. lajstromszámú szabadalom • Kapcsolási elrendezés áramirányítók állapotának vezérlőjeltől függő érzékelésére
1 2 1%.682 NANO áramkor (42) és jeladó (43) van és az ugyanazon vezérelhető félvezetőhöz (II) társított gyújtásvezérlő (2) második kimenete az ugyanazon vezérelhető félvezetőhöz (11) társított jelformálóban (4) levő első NAND áramkör (41) első bemenetéhez csatlakozik, és az ugyanazon vezérelhető félvezetőhöz (11) társított érzékelő (3) záró kimenete az ugyanazon vezérelhető félvezetőhöz (11) társított jelformálóban (4) lévő első NAND áramkör (41) második bemenetéhez csatlakozik, és az ugyanazon vezérelhető félvezetőhöz (11) társított érzékelő (3) nyitó kimenete az ugyanazon vezérelhető félvezetőhöz (11) társított jelformálóban (4) lévő második NAND áramkor (42) második bemenetéhez csatlakozik, és minden egyes jelformálóban (4) külön-külön az első NAND áramkör (41) kimenete a második NAND áramkör (42) első bemenetéhez csatlakozik, és minden egyes jelformálóban (4) külön-külön az első NAND áramkör (41) kimenete a második NAND áramkör (42) első bemenetéhez és a második NAND áramkör (42) kimenete a jelformálóhoz (4) társított jelvevő (51) bemenetéhez csatlakozik, és minden egyes jelvevő (51) kimenete külön-külön a hibajelző (52) egy-egy bemenetéhez (522), és minden egyes jelvevő (51) kimenete külön-külön a gyújtástiltó (52) egy-egy érzékelő bemenetéhez (531), és a gyújtástiltó (53) kimenete (533) a vezérlő (6) vezérlőbcmenetéhez (63) csatlakozik, továbbá a hibajelzőnek (52) hibakimenete (521) a vezérlőnek (6) irányító bemenete (64) van. 2. Az 1. igénypont szerinti kapcsolási elrendezés, azzal jellemezve, hogy legalább egy vezérelhető félvezetőhöz (11) hőérzékélő (9) tartozik, amelynek kimeneti kapcsai külön-külön a vezérelhető félvezetőhöz (11) társított érzékelő (3) egy -egy hővédelmi bemeneti kapcsához kötöttek. 3. Az 1. vagy 2. igénypont szerinti kapcsolási elrendezés, azzal jellemezve, hogy a gyújtástiltóban (53) harmadik NAND áramkör (54) van, és a gyújtástiltó (53) érzékelő bemenetel (531) külön-külön egy harmadik NAND áramkör (54) egy-egy bemenetéhez csatlakoznak, és a harmadik NAND áramkör (54) kimenete a gyújtástiltó (53) kimenetéhez (533) csatlakozik. 4. Az 1. vagy 2. igénypont szerinti kapcsolási elrendezés, azzal jellemezve, hogy a gyújtástiltóban (53) első memória (56) van, és a gyújtástiltó (53) érzékelőbemenetei (531) külön-külön az első 5 memória (56) egy-egy bemenetéhez csatlakoznak és az első memória (56) kimenete a gyújtástiltó (53) ki menetéhez (533) csatlakozik. 5. Az 1-4. igénypontok bármelyike szerinti kapcsolási elrendezés, azzal jellemezve, hogy in a hibajelzőben (52) ötödik NAND áramkör (57), első OR áramkör (58), hatodik NAND áramkör (59) és első időzítő (55) van, és a hibajelző (52) bemenetei (522) külön-külön az ötödik NAND áramkör (57) egy-egy bemenetéhez éd az első OR áramkör (58) egy-egy bemenetéhez csatlakoznak, és az ötödik 15 NAND áramkör (57) kimenete a hatodik NAND áramkör (59) első bemenetéhez, az első OR áramkör (58) kimenete (581) az első időzítő (55) bemenetéhez, az első időzítő (55) kimenete a hatodik NAND áramkör (59) második bemenetéhez, a hatodik NAND áramkör (59) kimenete a hibajelző (52) hiba- 20 kimenetéhez (521) csatlakozik. 6. Az 1-4. igénypontok bármelyike szerinti kapcsolási elrendezés, azzal jellemezve, hogy a hibajelzőben (52) második memória (71), harmadik memória (72) továbbá NAD áramkör (73), inver__ táló (74) és második időzítő (52) van, és a hibajelző 45 (52) bemenetei (522) külön-külön a második memória (71) egy-egy bemenetéhez és a harmadik memória (72) egy-egy bemenetéhez csatlakoznak, és a második memória (71) kimenete (526) az AND áramkör (73) első bemenetéhez, a harmadik memória (72) ki- 2q menete (527) az AND áramkör (73) második bemenetéhez, az AND áramkör (73) kimenete a hibajelző (52) hiba kimenetéhez (521), a vezérlő (6)jelzőkimenete (62) a hibajelző (52) vezérlő bemenetéhez (523) a hibajelző (52) vezérlő bemenete (523) az invertáló (74) bemenetéhez és a harmadik memória (72) enge- 35 délyező bemenetéhez (721), az invertáló (74) kimenete a második memória f71) engedélyező bemenetéhez (711) csatlakozik, és a második memória (71) időzítőkimenete (712) a második időzítő (75) bemenetéhez, a második időzítő (75 kimenete (751) az AND áramkör (73) harmadik bemenetéhez csatlakozik, továbbá 40 a második memóriának (71) nyitókimenete (524) és a harmadik memóriának (72) zárókimenete (725) van. 4 db rajz Kiadja: Országos Találmányi Hivatal Felelős kiadó: Himer Zoltán o.v. KÓDEX 8