193764. lajstromszámú szabadalom • Eljárás buszrendszerű lokális számítógép-hálózathoz csatlakozó állomások egyidejű adásának kiküszöbölésére és ilyen lokális számítógép-hálózat

103764 8 naira, az ábrázolt kivitelben koaxiális kábel­re vannak csatlakoztatva. Az 1 vonal elv­ben digitális adatok soros továbbítására al­kalmas bármely átviteli eszköz, pl. sodrott érpár, optikai kábel lehet. Az 1. ábrán csak két 5A és 5B állomást tüntettük fel, amelyek 2A és 2B leágazó szerelvénnyel csatlakoz­nak az 1 vonalat képező koaxiális kábelhez, amely a két végén a kábel impedanciájá­nak megfelelő 3 és 4 lezáróellenállással van lezárva. A 2A és 2B leágazó szerelvény meg­oldható például BNC csatlakozókkal vagy úgynevezett vámpír-típusú csatlakozókkal, amelyeknél a koaxiális kábelt nem kell a csatlakoztatáshoz elvágni, mivel a kábelbe befúródó hegyes tű alakú csatlakozó bizto­sítja a villamos kapcsolatot. Az 5A állomás az 1 vonalhoz való illesz­tést biztosító 6A vonalillesztő áramkört, ehhez 10A csatlakozókábelen keresztül kapcsolódó 7A csatolóegységet és .a 7A csatolóegy­séghez 11A sínen át kapcsolódó csatoló 8A pro­cesszort (frontend processzort) tartalmaz, amely utóbbihoz 12A rendszersínen keresz­tül kapcsolódik az 5A állomás 9A főprocesszo­­ra. Ez a'9A főprocesszor bármilyen típusú számítástechnikai eszköz (host) processzora lehet, amely eszköz kommunikálni kíván az 1 vonalon keresztül más állomásokkal. Az 5B állomás egy olyan kialakítást mu­tat, ahol a 6B vonalillesztő áramkörhöz 10B csatlakozókábellel kapcsolódó 7B csatolóegy­ség a 11B sínen keresztül egy olyan 8B processzort csatlakoztat, amely ellátja az 1 vonalhoz történő csatolás feladatát, és egy­ben az 5B állomás számítástechnikai esz­közének processzora is. Itt tehát nincsen kü­lön csatoló processzor. A 7A, il1. 7B csatolóegységnek az a fel­adata, hogy a 8A, ill. 8B processzor felől érkező párhuzamos adatokat megfelelő formá­tumú soros adatként továbbítsa a 10A_, ill. 10B csatlakozókábelre, és a lOA.ill. 10B csatlakozókábelen érkező vett soros adatok­nak megfelelő párhuzamos adatokat állít­son elő a 11 A, ill. 11B sínen. A 7A, ill. 7B csatolóegységnek kell biztosítania azt is, hogy az 1 vonalon egyidejűleg mindenkor csak 5A vagy 5B állomás adhasson. A 7A, ill. 7B csatolóegység egy előnyös kialakítását a 3. ábra szemlélteti. A 2. ábrán látható elrendezésben két busz­rendszerű lokális számítógép-hálózat van egy­mással összekapcsolva egy 14 összekötőegy­séggel, amelynek logikai funkciója is van (átmeneti tárolás, cím- és protokoll konver­zió stb.). Az egyik lokális számítógép-háló­zat 1 vonalához pl. 15D és 15E terminálok csatlakoznak, a másik lokális számítógép­­-hálózat olyan nagyobb vonalhosszúságú há­lózat, melynél a vonal 1A és 1B vonalszeg­mensekből áll, amelyek között vonalerősítési funkciót ellátó, de logikával nem rendelke­ző 13 ismétlő van. Az 1A vonalszegmens 7 3A lezáróellenállással van lezárva és hozzá 15A terminál csatlakozik, az 1B vonalszeg­mens 4A lezáróellenállással van lezárva és hozzá 15C terminál csatlakozik. Természete­sen a számítógép-hálózatokhoz az ábrázolt­nál jóval nagyobb számú terminál vagy egyéb számítástechnikai eszköz csatlakoztatható. A 3. ábrán egy 5 állomás 7 csatolóegy­ségének előnyös kialakítása látható. A csa­toló processzor 11 sínje és a 7 csatolóegy­ség 98 belső sínje között 41 sínillesztés van, amely 37 vonalvevőket, 38 vonaladó-vevőket, 39 vonaladókat és a 38 vonaladó-vevőket vezérlő, egy kombinációs logikai hálózatnak megfelelő 40 vezérlő PROM-ot tartalmaz. A 40 vezérlő PROM a 98 belső sínről és a 98 belső sínre csatlakozó 36 címdekóder­­től kapja a vezérlést. A 98 belső sínre pár­huzamos-soros 31 adó-vevő fokozat (pl. S2652 típusú integrált áramkör), 32 PIO áram­kör, (pl. Z8420A típusú integrált áramkör), 34 vevő DMA vezérlő, 35 adó DMA vezér­lő (pl. Z8410A típusú integrált áramkörök) és egy 27 ütközésfeloldó logika később is­mertetendő 107 léptetőregisztere (12. ábra) csatlakozik perifériaként. Ezek a perifériák a megfelelő kiválasztó jelet a 36 címdekóder­­től kapják. Mivel mind adáskor, mind vétel­kor nagy sebességű adatátvitel szükséges, a 31 adó-vevő fokozat és a 11 sínre kap­csolódó memória közötti adatátvitel közvet­len memóriahozzáféréssel (DMA) történik. Vételhez a 34 vevő DMA vezérlő, adáshoz a 35 adó DMA vezérlő van hozzárendelve. A 7 csatolóegységben vezérlési feladatokat ellátó 32 PIO áramkör egy. autonóm 33 adás­kezdés és -befejezés logika útján is csatla­kozik a párhuzamos-soros 31 adó-vevő foko­zathoz, ami lehetővé teszi, hogy a soros ada­tok adásának kezdése és befejezése igen gyor­san elvégezhető legyen. A 7 csatolóegység ütemezését 20 órajel­generátor látja el, amely változtatható 22 kondenzátorral beállító frekvenciájú 21 osz­cillátort (pl. 74S124 típusú integrált áram­kört 8 MHz frekvenciával) és ehhez csatla­kozó leosztó 23 számlálót tartalmaz. A 23 számláló kimenetei szolgáltatják a CLOCK1, TXB, TXC és TXXD órajeleket (pl. 4, 2, 1 és 0j5 MHz frekvenciával), amelyek a 7 csa­tolóegység különféle egységeit vezérlik. A 31 adó-vevő fokozat soros TXD adatjel kimene­te 25 moduláló áramkör egyik bemenetére van csatlakoztatva, amely a .kapott soros adatjelekkel egy órajelet modulálva állítja elő 74 vonalon a kimeneti soros TXDCX je­let, amely a 24 galvanikusan leválasztó áram­körön keresztül jut a 6 vonalillesztő áram­körbe. A 31 adó-vevő fokozat adásállapot TXA jelének kimenete egyrészt szintén a 25 moduláló áramkörhöz, másrészt egy 30 adás­kérés áramkörhöz van kapcsolva. Az 1 vo­nal felől vett soros jelek a 2 leágazó sze­relvényen, a 6 vonalillesztő áramkörön és a 24 galvanikusan leválasztó áramkörön ke­5 10 15 20 25 30 35 40 45 50 55 60 55 6

Next

/
Thumbnails
Contents