192251. lajstromszámú szabadalom • Alapjelképző kapcsolási elrendezés frekvencia alapjel képzésére,előnyösen fogaskerék köszörűgépekhez
1 192 251. 2 jel leállítja a 21 generátort. A visszacsatolással lét rehozott digitális szabályzó tehát- a 24 hibaszámlálóban őrzi a feldolgozandó bemenő impulzusokat,- megszámlálja a 25 számlálóval a feldolgozott impulzusokat és biztosítja, hogy minden bemenő impulzusra pontosan E számú kimenő impulzus essen,- az adaptiv szorzást végző 19 multiplexer biztosítja, hogy a bemenő frekvencia gyors megváltozása esetén is a kimenő frekvencia viszonylag egyenletes legyen,- ha a 3 szán lassulása miatt a bemenő frekvencia nagyon kicsire csökken, akkor a 18 számláló túlcsordulna, de ezt az LT jel megakadályozza. Az 5. ábrán a 11 interpolációs osztó kapcsolási elrendezése látható. A 11 interpolációs osztó szerves részét képezi, vagy külső egységként is alkalmazható a VE interpolációs osztót vezérlő egység, melynek ki első kimenete 28 multiplexer bl első bemenetére, k2 második kimenete 36 érzékelő bl első bemenetére van kötve. A 28 multiplexer ki kimenetére a 29 16 bites összeadó, a 28 multiplexer b2 második bemenetére 30 RG regiszter, b3 harmadik bemenetére 31 RH regiszter csatlakozik. A 29 16 bites összeadó CY kimenetével 36 érzékelő b2 második bemenetére van csatolva. A 29 16 bites összeadó ki kimenetére és b2 második bemenetére 32 RA regiszter kapcsolódik. A 36 érzékelő ki kimenetével a 28 multiplexer b4 negyedik bemenetére és 12 egybemenetű visszaszámláló osztó 33 osztó, a -C bemenetére van kötve. A 33 osztó bl első bemenetére 34 F regiszter, k 1 első kimenetére és L bemenetére 35 visszairó egység csatlakozik. A 11 interpolációs osztó minden GHGO impulzus hatására egy saját interpolációs ciklust indít, amelyet a pl. 2 db Texas 74LS74 D tároló IC-bői épített VE interpolációs osztót vezérlő egység vezérel. A VE interpolációs osztót vezérlő egységet az fa órajelek léptetik. A VE interpolációs osztót vezérlő egység GG jele a 28 multiplexert vezérli, melyet pl. 2 db Texas 74157 multiplexer IC-ből alakítunk ki, ami a pl. 4 db Texas 74LS283 összeadó IC-ből álló 29 16 bites összeadó egyik bemenetére a 30 RG regiszter, mely pl. 2 db Texas 74LS374 regiszter IC-ből áll, vagy a pl. 2 db Texas 74LS374 regiszter IC-ből felépített 31 RH regiszter tartalmát kapuzza. A 30 RG regiszter tartalma a 2-es komplemens ábrázolásban tárolt -G szám. Az összeadó másik bemenetén állandóan a pl. 2 db Texas 74LS273 regiszter IC-ből álló 32 RA regiszter (akkumulátor) van. Tegyük fel, hogy kezdetben a 32 RA regiszter tartalma a H szám. Az összeadó két. bemenetére adott számot összeadja, azaz képezi az R = A + G értéket, ami az adott esetben R = <H> - <G>. Az összeadás elvégzése után a 36 érzékelő, mely pl. Texas 74LS74 D tároló IC és 2 db Texas 74LS02, VAGY kapu IC-ből áll, megvizsgálja, hogy az eredmény negatív-e? Ha nem negatív, akkor a VE interpolációs osztót vezérlő egység kiadja a GHRY jelet és jelzi, hogy egy interpolációs ciklust végrehajtott, de kimenőjel nincs. Újabb GHGO jel hatására a kivonás megismétlődik. Ha a kivonás eredménye negatív, akkor CY = 1 és a 36 érzékelő a VE interpolációs osztót vezérlő egység HE jelével időzítve egy kimenő impulzust ad és egyidejűleg a 28 multiplexeren át újra a 29 16 bites összeadóra kapuzza a 31 RH regiszter tartalmát. Az összeadó akkor a 32 RA regiszterben lévő R maradékhoz hozzáadja H értékét. Ezután R értéke biztosan pozitív lesz és a 11 interpolációs osztó GHRY jellel jelzi az interpolációs ciklus végét. A 11 interpolációs osztó igy minden H számú számítási ciklusban G számú impulzust ad ki, és így ^M2 JJ ' ^M2 A 36 érzékelő kimenő impulzusai ezután a pl. Texas 74LS193 számláló IC-ből álló visszaszámláló 33 osztóra jutnak, ami a 34 F regiszterből, melyhez pl. Texas 74LS273 regiszter IC-t használunk, olvasott F számmal visszaszámlálással és a pl. Texas 74LS74 D tároló alkotta 35 visszaíró egységgel osztja az impulzusokat. A kimenő impulzusok frekvenciája tehát: f" = Ímh *M2 p A 11 interpolációs osztó tehát- G < H esetén nagypontosságú gyors szorzást végez a G/H egynél kisebb számmal,- az akkumulátorban őrzi a maradékot és így az impulzusszorzás eredménye változó ÍM2 frekvencia esetén is pontos marad,-a 11 interpolációs osztó után elhelyezett 12 egybemenetű visszaszámláló osztó az extrapolációs és interpolációs egyenetlenségeket csökkenti, szűri, simítja. Az fMI és f^2 impulzusokat végül egy visszaszámláló 33 osztó összegzi. Ennek nagy előnye, hogy az összegzést ismét osztással kapcsolja össze és ezáltal az fSA frekvencia pillanatnyi egyenetlenségét minimumra csökkenti. Minthogy ez a számláló aszinkron helyzetű bemenő impulzusokat előjelhelyesen kell hogy számláljon, szinkronizáló és előjelérzékelő kapurendszerrel a 13 szinkronizáló egységgel kell összekapcsolni. A találmány szerinti kapcsolási elrendezésben ezt a 6. ábra szerinti kapcsolás valósítja meg. A 13 szinkronizáló egység 37 számlálója 38 szinkronizáló elem bl, b2 bemeneteire csatlakozik, a 39 négyélkiértékelésű iránydiszkriminátora a 40 keverő elem bl első bemenetére kapcsolódik. A 38 szinkronizáló elem k 1, k2 kimeneteivel a 40 keverőelem b2 második és b3 harmadik bemenetére van kötve, a 40 keverőelem ki és k2 kimeneteivel a 14 több bemenetű visszaszámláló osztó 41 reverzibilis számlálójának + és - bemeneteire van kapcsolva. A 41 reverzibilis számláló bl első bemenetére és ki első kimenetére a 43 visszaíró egység b2 második bemenetére a 42 z-regiszter csatlakozik. A 2 útmérő fM] master jel frekvenciája jóval nagyobb, mint az 5 lineáris mérőadó fM2. master jelé. Az fMI jelet képviselő Ukl és Uk2 kétfázisú jelet a pl. Texas 74LS273 regiszter IC + 3 db Texas 74LS86 XOR kapu + Texas 74154 demultiplexer IC-kből 5 10 15 20 25 30 35 40 45 50 55 60 65 6