191280. lajstromszámú szabadalom • Kapcsolási elrendezés légzésfrekvencia valamint be- és kilégzési idő arányának mérésére
1 191 280 2 címbemenetére és inverter (45) bemenetére van kötve, és a fixértéktároló (40) egy bemenetére, amely inverter (46) bemenetével van összehuzalozva, az üzemmódkapcsoló van csatlakoztatva, továbbá impulzusképző kapcsolás (3) a számláló (26) R-bemenetével és inverteren (27) keresztül a 4-bites bináris-számlálók (28; 29) R-bemenetével van összekötve, valamint NAND- kapu (30) kimeneté egyrészt két NAND-kapu (31 ; 32) cgy-cgy bemenetére, másrészt inverteren (33) keresztül másik két NAND-kapu (34; 35) egy-egy bemenetére van csatlakoztatva, ahol a két NAND-kapu (31 ; 34) kimenete össze van huzalozva és a számláló (26) C bemenetével van összekötve, míg a másik két NAND-kapu (32; 35) kimenete szintén össze van huzalozva, és a 4-bites bináris-számláló (29) Tv bemenetére van kötve (1. ábra). A találmány tárgya légzésfrekvencia, valamint be- és kilégzési idő arányának mérésére alkalmas kapcsolási elrendezés optikai kijelzővel, amelyet altató-, ill. légzőkészülék be- és kilégzési jelei, valamint négyszöggenerátor kimenőjelei vezérelnek. A WP A 61 M/235 774 sz. NDK-beli szabadalmi bejelentés mellékletei olyan digitális légzésfrekvenciamérő készüléket ismertetnek, amely kijelzővel kiegészített számítóegységből, a bemenő adatok idősorrendjét vezérlő 4-bites léptetőregiszterből, valamint két további, a légzésperiódus időtartamát meghatározó 4-bites léptetőregiszterből, két vezérlési és számítási feladatot ellátó tárolóból, és tíz bemeneti NAND- kapubó! épül fel. A légzésfrekvencia-mérőhöz időkövető vezérlés kapcsolódik, amely négy, egymástól függetlenül beállítható léptetőregisztert tartalmaz. Ezek a léptetőregiszterek 4-bites előre-hátra számlálóból, valamint bináris „1 a 16-ból” dekódolóból épülnek fel, és a 16-pólusú kapcsolóval vannak összekötve, amely egyrészt két 4-pólusú kapcsolón és két egyforma 3-bites léptetőregiszteren keresztül három tárolóval és az ezekhez kapcsolódó mágneses billentyűkkel, másrészt egy harmadik, az előzőekkel azonos 3-bites lépletőregiszterrel jelcsatolt kapcsolatban áll. A WP A 61 M/240 540 sz. NDK-beli szabadalmi bejelentés olyan be- és kilégzési idővezérlő rendszert ír le, amelynek integrált áramkörös vezérlése van, és légzésfrckvencia-mérővel van ellátva. A légzésfrekvencia számításán kívül - az előző bekezdésben említett időkövető vezérlés alkalmazásával - egyidejűleg számítható a be- és kilégzési idő aránya. Ennek megvalósításához az időkövető vezérlés két 4-bites léptetőrcgiszterrcl, négy tárolóval és egy kapcsolóval van kiegészítve. A fenti megoldások hiányossága, hogy a kijelzőhöz érkező légzésfrekvencia felső határa az órajel-frekvencia és a számítóegység szekvenciális adatbemenete által korlátozva van. Az adatbevitel és a számítás közben kijelzésre nincs lehetőség. Továbbá, ezek a megoldások kapcsolási elvüknek megfelelően komoly kapcsolástechnikai és technológiai ráfordítást igényelnek. A találmánnyal célunk zsebszámológép-áramkörök alkalmazásával kevésbé költséges kapcsolási elrendezés kialakítása, valamint a beállítás után késleltetés nélküli információ nyerése és nagy mérési pontosság elérése. A megoldandó feladat ennek megfelelően olyan . légzésfrekvencia, valamint be- és kjlégzési idő arányának mérésére alkalmas kapcsolási elrendezés kialakítása volt, amelyet be- és kilégzési jelek, valamint négyszöggenerátor kimenőjelei vezérelnek. A kitűzött feladatot olyan kapcsolási elrendezés kifejleSztésével oldottuk meg, amelyben D-tároló és 4-bites léptetőregiszter C bemeneteire vezérlőegység impulzusképző kapcsolása csatlakozik, és egy második impulzusképző kapcsolás egy második 4-bites léptetöregiszter C bemenetével van összekötve, valamint a D-tároló D bemenetére és egy 4-bites bináris-számláló Tv bemenetére számláló Q kimenete csatlakozik. Továbbá, az első 4-bites léptetőregiszter bemenetéit az első 4-bites bináris-számláló kimenetéivel, míg a második 4-bites léptetőregiszter bemenetéit a második 4-bites bináris-számláló kimeneteivel kapcsoltuk össze, valamint a D-tároló Q kimenetét fixértéktároló címbemenetére, az első 4-bites léptetőregiszter négy kimenetét a fixértéktároló újabb négy címbemenetére és négy inverterre, a második 4-bites léptetőregiszter három kimenetét a fixértéktároló további három címbemenetére, negyedik kimenetét pedig a fixértéktároló újabb címbemenetére és egy ötödik inverter bemenetére kötöttük. Továbbá, a fixértéktároló egy további cimbemenetét légzésfrekvencia, ill. be- és kilégzési idő arányának mérését beállító üzemmódkapcsolóval és egy hatodik inverter bemenetével kötöttük össze. Továbbá, egy harmadik impulzusképző kapcsolást a számláló R bemenetével, valamint egy hetedik inverteren keresztül a két 4-bites bináris-számláló R bemenetéivel kapcsoltunk össze. Továbbá, NAND- kapu kimenetét egyrészt egy második és egy harmadik NAND-kapu egy-egy bemenetével, másrészt egy nyolcadik inverteren keresztül egy negyedik és egy ötödik NAND-kapu egy-egy bemenetével kötöttük össze, ahol a második és a negyedik NAND-kapuk kimenetét összekapcsoltuk, és a számláló C bemene-' téré kötöttük, valamint a harmadik és ötödik NAND- kapuk kimenetét szintén összekapcsoltuk, és a második 4-bites bináris-számláló Tv bemenetére csatlakoztattuk. A találmány szerinti kapcsolási elrendezés előnyös kiviteli alakjánál a vezérlőegység három impulzusképző kapcsolást tartalmaz. Az első impulzusképző kapcsolás elé invert kötöttünk, amelynek kimeneté NAND-kapu egyik bemenetével van összekapcsolva, míg a NAND-kapu másik bemenetére egy másik inverter kimenetét csatlakoztattuk. A NAND-kapu kimenetét egy másik NAND-kapu kimenetével kötöttük össze, és inverteren keresztül a második impulzusképző kapcsolásra csatlakozik. Az első és második impulzusképző kapcsolások kimeneteit NAND- kapun, majd inverteren keresztül a harmadik impulzusképző kapcsolással kötöttük össze. Az impulzusképző kapcsolásokat inverterböl, kondenzátorból és NAND-kapuból alakítottuk ki, úgy, hogy az inverter kimenetét a kondenzátorral és a NAND-kapu egyik bemenetével kapcsoltuk össze. Egy további NAND-kapu egyik bemenetére a vezérlőegység egyik inverterének kimenetét, másik bemenetére a második 4-bites bináris-számláló C kime-5 10 15 20 25 30 35 40 45 50 55 60 65 2