187182. lajstromszámú szabadalom • Eljárás és berendezés mikrohullámú távmérőben vezérlő-, cím- és állapotmeghatározó- számoló- és eredmény tároló kapcsolási elrendezésekkel
1 187 182 2 Szabadalmi igénypontok 1. Eljárás mikrohullámú távmérőben vezérlő és kiértékelő feladatok ellátására, elsősorban a magas fokon automatizált és nagy pontosságú elektronikus távolságmérés elvégzéséhez, mégpedig a mérőfrekvenciákat előállító frekvencia szintetizer és a finom és durva mérési részeredményeket adó digitális fázismérő vezérlésére, valamint az áramköri egységek működését jelző hibaüzenetek és a mérési részeredmények kiértékelésére azzal jellemezve, hogy a kiértékelést folyamatosan végezzük és egyetlen bitbe, a huzalozott hibaüzenetbe sűrítjük az áramköri egységek üzemmódtól függő hibaüzeneteit, továbbá bekapcsolási öntesztet végeztetünk el a lehetséges mérőfrekvenciák vezérlésével és a digitális fázismérő kezdeti értékének félhasználásával úgy, hogy az összes egységen elvégzett kritikus műveletek után megkülönböztetett számsort jelenítünk meg, majd az önmagában jónak minősített állomásokkal a kifogástalan mikrohullámú összeköttetés létrehozása után megkíséreljük az automatikus üzemmódú távolságmérést, melynek során kiértékelő programmal a kétféle finom mérés számtani közepével, azaz a belső fázistolás értékével - ha az a megengedett tartományon belül van - korrigáljuk az első finom mérést, majd durva mérésekből dekád részeredményeket származtatunk, amelyeket az egyértelmű összeolvasás követelményénél határozottan nagyobb összeolvashatóság esetén az addigi mérési részeredményekhez vesszük és a durva mérések után az első finom mérést megismételjük, végül ha az automatikus üzemmódú méréssel sorozatosan nem lehet hibátlan eredményt kapni, melyet programozott hibaüzenettel jelzünk, a távolságmérést kézi üzemmódban végezzük el és a mérési részeredményeket helyiértékhelyesen megjelenítjük és kiértékeljük. 2. Az 1. igénypont szerinti eljárás, azzal jellemezve, hogy az összetartozó frekvenciákon elvégzett digitális fázismérések részeredményeinek különbségét azonos számolási részprogrammal úgy végezzük, hogy egy külön memória cellába töltjük a visszatérés meghatározására szolgáló hexadecimális kódot. 3. Berendezés az 1. vagy 2. igénypont szerinti eljárás megvalósítására, amely berendezés rendszer vezérlő, cím- és állapotmeghatározó, számláló, eredmény tároló, kijelző, frekvencia szintetizer vezérlő és digitális fázismérő kiértékelő egységet, továbbá adat- és utasítás buszt tartalmaz, azzal jellemezve, hogy a rendszer vezérlő egység (1) vezérlés kimenetére (V0]), azaz az utasítás buszra (M) kapcsolódik a cím- és állapotmeghatározó egység (2) vezérlés- és cím bemenete (Vi2, Ci2), a számláló egység (3) adat beírás bemenete (B3), vezérlés bemenet (Vi3) és adat kiküldés vezérlő bemenete (K3), az eredmény tároló egység (4) adat beírás bemenete (B4), cím bemenete (Cj4) és adat kiküldés vezérlő bemenete (K4), a frekvencia szintetizer vezérlő egység (6) adat beírás bemenete (B6), és adat kiküldés vezérlő bemenete (K6), a digitális fázismérő kiértékelő egység (7) cím bemenete (Ci7) és adat kiküldés vezérlő bemenete (K7) és a fázismérés indító jel vonal (h); a négy bites adatbuszra (A) van kötve a rendszer vezérlő egység (1) adat kimeneté (A,), a számoló egység (3), az eredmény tároló egység (4) és a frekvencia szintetizer vezérlő egység (6) adat vonala (A3, A4, A„). a kijelző egység (5) adat bemenete (A5) és a digitális fázismérő kiértékelő egység (7) adat kimenete (A7); a cím- és állapolmeghatározó egység (2) bemeneteire bekapcsolási törlőjel vonal (a), indítójel vonal (b) és a fázismérés jel vonal (d), fogásbitjei vonal (c) van kapcsolva, a számláló egység (3) kimenete (Q3) a cím- és állapotmeghatározó egység (2) adat bemenetére (A,), annak egyik vezérlés kimenete (V,,,) a kijelző egység (5) vezérlés bemenetére (Vi5), másik vezérlés kimenete (V’0,) pedig a cím kimenettel (Co2) együtt a rendszer vezérlő egység (1) vezérlés, ill. cím bemenetére (Vtl, Qi) van kapcsolva; továbbá az eredmény tároló egység (4; cím kimenele (C ,4) és vezérlés bemenete (Vl4) össze van kapcsolva a kijelző egység (5) cím bemenetével (Cl5), ill. vezérlés kimenetével (V ,s); és végül frekvencia választó kód vonal (g) a frekvencia szintetizer vezérlő egység (6) kimenetével, a fázismérés és üzemmód információ jel vonalak (e, 0 a digitális fázismérő kiértékelő egység (7) bemenetével vannak összekapcsolva; tartalmaz továbbá egy fogásbit logika egységet (8), amelynek bemenetéi áramkör müködőkészség bit vonalakkal (o), és a főállomás jel és fázismérés jel vonalakkal (d, f), kimenete pedig a fogásbitjei vonallal (c) van összekötve. 4. A 3. igénypont szerinti berendezés, azzal jellemezve, hogy az eredmény tároló egységnek (4) második vezérlés bemenete (V’l4) van, amelyre eredmény térfél választó jel vonal (q) kapcsolódik. 5. A 3. vagy 4. igénypont szerinti berendezés kiviteli alakja, azzal jellemezve, hogy a fogásbit logika (8) a berendezésen kívül, a mikrohullámú mérő egységben van elhelyezve. 6. Kapcsolási elrendezés elsősorban a 3. igénypont szerinti berendezésben a rendszer vezérlő egységhez, amely kapcsolási elrendezés memóriákat és dekódoló áramköröket, négy bites analóg kapcsoló áramkör:, monostabil multivibrátort és inverter! tartalmaz, azzal jellemezve, hogy a főprogram memória (P, ) cím bemenetére (C,2) a memória címző vonal (v) kapcsolódik, kimenete (w, ) pedig egyrészt a segédprogram memória (P2) bemenetére, másrészt a memória kimenetre van kapcsolva, amelyre à segédprogram memória (P2) kimenete (w2) is rá van kötve, melynek órajel bemenete (Cl2) az előkészítő órajel vonalra (pe) van csatlakoztatva, továbbá a memória kimenetre (w,, w2) kapcsolódik az átvitel irány jel vonal (ac), az. átvitel érték jel vonal (ae) és a számláló vezérlés jel vonal (av), valamint az információ címzés vonal (fc), az eredmény címzés vonal (ke), és a négy bites analóg kapcsoló áramkörön (S6_8) keresztül a közvetlen adatjel vonal (i), továbbá a felsoroltakkal együtt a párhuzamos program számláló vonal (u), a memória kimenetre' (Wj, w2) kapcsolódik még az első dekódoló áramkör (Dk,) az adat bemenete (Abl...Chl), amelynek negyedik adat bemenete (Dbl) nulla feszültségre van kapcsolva és kimenetei a négy bites 5 10 15 20 25 30 35 40 45 50 55 60