183331. lajstromszámú szabadalom • Kapcsolási elrendezés intelligens elektronikus berendezések csatolására
1 183 331 2 gyors működést tesz lehetővé. A címvezérlés, szintén jelentősen gyorsítja a rendszert. Az eddigiekből látható, hogy a találmány szerinti kapcsolási elrendezéssel egyszerű, olcsó eszközökkel, és hatékonyan hozható létre többprocesszoros rendszer. Szemben más rendszerekkel, felhasználhatók az egyprocesszoros rendszer kifejlesztett elemei, ami jelentős fejlesztési megtakarítást tesz lehetővé. A gyorsaság és flexibilitás együttes megvalósítása előnyösen különbözteti meg a rendszert más rendszerektől. A sebességi jellemző (azaz a processzorok kihasználtsági foka) a feladat jellegétől függően megközelítheti a 90— 100%-ot, tehát például n db processzor feldolgozási sebessége egy processzor sebességének 0,9 n-szerese lehet. Szabadalmi igénypont Kapcsolási elrendezés intelligens elektronikus berendezések csatolására, azzal jellemezve, hogy célszerűen közvetlen memóriahozzáférést engedélyező/tiltó áramkört (1), átvitelkérést jelző megszakítás áramkört (2), célszerűen átvitelt jelző megszakítás áramkört (3), állapotlekérdező jelet kezelő áramkört (4), címfelismerő és transzformáló logikát (5), állapotjelző jelet kezelő áramkört (6) és összekapcsoló/elválasztó buffereket (7) tartalmaz, ahol a címfelismerő és transzformáló logika (5) az első intelligens elektronikus berendezés (IEB1) címsínére kapcsolódik, a címfelismerő és transzformáló logika (5) kimenetei ezenkívül célszerűen logikai kapu- 30 kon keresztül az összekapcsoló/elválasztó bufferek (7) vezérlőbemenetével, az állapotlekérdező jelet kezelő áramkör (4) és az állapotjelző jelet kezelő áramkör (6) vezérlőbemeneteivel vannak összekötve; az állapotlekérdező jelet kezelő áramkör (4) bemenetei az első 5 intelligens elektronikus berendezés (IEB1) állapotlekérdező kimenetével és a második intelligens elektronikus berendezés (IEB2) órajel kimenetével, kimenete pedig a második intelligens elektronikus berendezés (IEB2) állapotlekérdező kimenetével van összekötve; az állapot- 10 jelző jelet kezelő áramkör (6) bemenetei a második intelligens elektronikus berendezés (IEB2) állapotjelző kimenetével illetve az első intelligens elektronikus berendezés (IEB1) órajel kimenetével, kimenete pedig az első intelligens elektronikus berendezés (IEB1) állapot- 15 jelző vonalával van összekötve; a közvetlen memóriahozzáférést engedélyező/tiltó áramkör (1) adat-, cím- és beíróbemenetei a második intelligens elektronikus berendezés (IEB2) sínére vannak kapcsolva, kapuzott bemenete a második intelligens elektronikus berendezés 20 (IEB2) közvetlen memóriahozzáférést kérő kimenetére, kimenete célszerűen a második intelligens elektronikus berendezés (IEB2) központi egységének (CPU) közvetlen memóriahozzáférést kérő bemenetével, az átvitelkérést jelző megszakítás áramkör (2) bemenete célszerűen a 25 második intelligens elektronikus berendezés (IEB2) sínével, kimenete pedig az első intelligens elektronikus berendezés (IEB1) megszakítást kérő vonalával (vonalaival) van összekötve; az átvitelt jelző megszakítás áramkör (3) bemenete célszerűen a második intelligens elektronikus berendezés (IEB2) sínével, kimenete pedig annak megszakítást kérő vonalával (vonalaival) van összekötve. 1 db ábra 4