171879. lajstromszámú szabadalom • Eljárás és áramköri elrendezés logaritmikus erősítő hőkompenzálására
MAGYAR SZABADALMI 171879 NÉPKÖZTÁRSASÁG LEÍRÁS SZOLGÁLATI TALÁLMÁNY tÉÉPili Nemzetközi osztályozás: ISP Bejelentés napja: 1975. V. 23. (EE—2338) H 03 F 1/30 ^wr Közzététel napja: 1977. XI. 28. ORSZÁGOS TALÁLMÁNYI HIVATAL Megjelent: 1978. XI. 30. Feltalálók: Fekete András villamosmérnök, Budapest Wálny Péter villamosmérnök, Budapest Tulajdonos: Elektronikus Mérőkészülékek Gyára, Budapest Eljárás és áramköri elrendezés logaritmikus erősítő hőkompenzálására i A találmány szerinti eljárás és áramköri elrendezés célja logaritmikus erősítők hőkompenzálása termosztát és dualtranzisztor alkalmazása nélkül. A megoldás előnyösen olyan esetekben alkalmazható, ahol megengedhető a logaritmálásnak két lépésben történő végrehaj- 5 tása. Ismert olyan megoldás, ahol a logaritmikus erősítő hőkompenzációját gondosan válogatott és termosztátba helyezett tranzisztorpárral valósítják meg. Az ismert megoldások hátránya komplikáltságukban és magas 10 költségükben jelentkezik. Még IC-kivitelben is drágák. A találmányi megoldással cél, az ismert áramkörök hátrányainak megszüntetése, azaz gondosan párba válogatott tranzisztor és termosztát alkalmazása nélkül egyszerű szilícium planár tranzisztorral hőmérséklet- 15 független logaritmikus erősítő létrehozása. A találmány szerinti eljárás logaritmikus erősítő hőkompenzálása, amelynek során a logaritmálást két lépésben végezzük el. Első lépésben a referenciafeszültséget logaritmáljuk, a kapott egyenfeszültséget automatikusan 20 nullára kompenzáljuk és tároljuk, a második lépésben a mérendő feszültséget logaritmáljuk, a kapott egyenfeszültséget leosztjuk és a tárolt egyenfeszültséggel összehasonlítjuk, a kettő különbségét képezzük és felerősítve a kimeneten megjelenítjük. 25 A találmány szerinti eljárás foganatosítására szolgáló áramköri elrendezést az 1. ábra alapján ismertetjük, amely tartalmaz Tj bipoláris tranzisztorból és egy Aj első műveleti erősítőből létrehozott logaritmáló áramkört, T2 FET-tranzisztorral és A 2 második műveleti 30 erősítővel felépített visszacsatolt erősítőt; két szinkron módon működő Su S 2 Morse-kapcsolót, az S, első Morse-kapcsoló mozgó érintkezője Rj ellenálláson keresztül az Al első műveleti erősítő „ — " bemenőpontjához, az S2 második Morse-kapcsoló mozgó érintkezője az A2 második műveleti erősítő kimenőpontjához kapcsolódik, tartalmaz R10 / /R n , R 5 , R 6 ellenállásokból álló első osztót, R3 , R 4 ellenállásokból képzett második osztót, utóbbi az Uki kimenőpont és a földpont közé van kötve, tartalmaz egy C tároló kondenzátort, amelynek egyik fegyverzete a földre van kötve, aholis az Sj első Morse-kapcsoló első álló érintkezője az Uref referenciafeszültség bemenőpontra, a második álló érintkezője az Um mérendő feszültség bemenőpontjára, az S2 második Morse-kapcsoló első álló érintkezője a T 2 FET-tranzisztor gate-elektródjára és a C tároló kondenzátor másik fegyverzetére, a második álló érintkezője az Uki kimenőpontra csatlakozik, az R 10 / /R n , R 5 , R 6 ellenállásokból álló első osztó felső pontja az At első műveleti erősítő kimenőpontjára, első osztási pontja az A2 második műveleti erősítő „+" bemenőpontjára, a második osztási pontja a T2 FET-tranzisztor drain-elektródájára R7 ellenálláson át kapcsolódik, az R 3 , R 4 második osztó osztási pontja az A2 második műveleti erősítő „—" bemenőpontjára van kötve; a két osztó osztási aránya azonos (Ri0 ) (Rn): (R 5 + Rg) = (R3: R4). Az R10 ellenállás célszerűen hőfüggő és vörösréz huzalból készül. Az áramköri elrendezés működése a következő: a két Sj, S2 Morse-kapcsoló a művelet első lépésében „1" 171879 1