166784. lajstromszámú szabadalom • Memória rendszer

íeei 7 BC és CD tárolóelemekben az első időperiódusban tárolt kódolt információs bitek a megfelelő Bl, Cl és Dl memóriaelemekbe íródnak be, és az I beme­netre adott kódolt információnak egy újabb bitje íródik be az Al memóriaelembe. Az 5. ábra szerinti 5 memóriarendszer működése több perióduson ke­resztül az V/a és b táblázatokban kerül bemutatás­ra. Az V/a és b táblázatok bemutatják a léptető­regiszter 11 elemek állapotát, a 10 memóriaelemek állapotát, az I bemenetre és az 0 kimenetre adott 10 információt az 1-től 30-ig terjedő időperiódusokban. Az 5. és 5/a ábrákon szemléltetett kiviteli alak­ban a memóriaelemek sorainak olvasásvezérlő be­menetei közösítve vannak a szomszédos memória­elemek beírásvezérlő bemeneteivel, a 2. ábra sze- 15 rinti kiviteli alakhoz hasonló módon. Meg kell je­gyezni azonban, hogy az 1. ábra szerinti kommutá­torelrendezés is használható az 5. és 5/a ábrák ki­viteli alakjában, és ez egy újabb memóriarendszer kiviteli alakot eredményez. Az első léptetőregisz- 20 ter-elembe vezetett első impulzus kimenetet szol­gáltat a Dl memóriaelemből az 0 kimeneten és egy új információs bitet tárol az A4 memóriaelemben. A memóriarendszerbe történő információbeolvasás előtt nincs szükség időperiódus-késésre. A 14 kom- 25 mutátorléptető regiszter 11 elemei átrendezhetők a 4. ábrához hasonló módon egy további kiviteli ala­kot nyújtva, amelyben az információ az A4 memó­riaelem helyett az Al memóriaelembe íródik az el­ső időperiódusban. Még egy másik kiviteli alak szár- 30 mazik az előzőleg leírt kiviteli alakokból, ha az 5. és 5/a ábrák szerinti kiviteli alakhoz további me­móriaelem-oszlopokat adunk. Pl. az 5/a ábra sze­rinti kiviteli alakot tekintve, ha ehhez a bemutatot­tal azonos másik 4 x 4-es memóriaelem-elrendezést 35 adunk az illusztrált 4 x 4-es elrendezéshez úgy, hogy a kommutátor működteti egyidejűleg mind­két elrendezést, ezáltal egy párhuzamos 2-bites léptetőregisztert nyerünk két 16-bites bináris in­formációhalmaz tárolására és léptetésére. Ha csak 40 két oszlopot adunk hozzá, mivel a két oszlop a 12 tárolóelemen keresztül kapcsolódik, a hozzáadott rész 8-bites információt tárolna és léptetne, azaz a 16-bites részbe vezetett információ tizenhat idő­periódussal később, a 8-bites részbe vezetett infor- 45 máció nyolc időperiódussal később kerül kime­netre. A 6. ábrán a találmány szerinti memóriarend­szer hatodik kiviteli alakja látható, amely hasonlít az 5. és 5/a ábrák szerinti kiviteli alakokhoz azzal 50 a különbséggel, hogy az egyes oszlopok 10 memó­riaelemeinek közösített kimeneteit a szomszédos oszlop memóriaelemeinek közösített bemeneteivel összekötött 12 tárolóelem helyett, egy-egy oszlop kimenete a következő szomszédos oszlop bemene-' 55 tével van közösítve. így az A oszlop kimenete kö­zös a B Oszlop bemenetével, a B oszlop kimenete közös a C oszlop bemenetével stb. Bár a véletlen elérésű 13 memóriaelrendezés általánosságban N X X n memóriaelemből áll, a memóriarendszer ezen 60 kiviteli alakja működésének jobb megértése érde­kében a 6. ábrán illusztrált 4x4 memóriaelemet tartalmazó véletlen elérésű memóriaelrendezés sze­rinti kiviteli alakot tárgyaljuk az N X n memória­elemű elrendezés helyett. A memóriaelemek szóm- 65 8 szédos oszlopainak kimenetei és bemenetei a raj­zon összekötve vannak ábrázolva. Egy előnyösebb kiviteli alakban azonban csak egyetlen közös ki­menet/bemenet vonal van a memóriarendszer mé­reteinek csökkentése vagy a tárolási sűrűség növe­lése céljából. Működés közben az első időperiódusban az I be­menetre érkezett egy bit kódolt információ és az Al, Bl és Cl memóriaelemekből kiolvasott bittar­talmak a megfelelő A4, B4, C4 és D4 memóriaele­mekbe íródnak be; ezzel egyidejűleg a Dl memória­elemből egy bit kódolt információ kerül kiolvasásra az 0 kimeneten. A második időperiódus alatt az I bemenetre adott egy bit kódolt információ és az A2, B2 és C2 memóriaelemek bittartalmai íródnak be a megfelelő Al, Bl, Cl és Dl memóriaelemekbe; ezzel egyidejűleg a D2 memóriaelem kódolt infor­mációtartalma kerül kiolvasásra és jelenik meg az 0 kimeneten. A különbség ezen hatodik kiviteli alak és az 5. és 5/a ábrák kapcsán tárgyalt kiviteli alakok közt elsősorban az, hogy nincs szükség a 12 tárolóelemekre; másrészt az, hogy a memória­rendszer véletlen elérésű memóriaelrendezése ki­sebb helyet igényel a szomszédos memóriaelem­oszlopok számára; harmadsorban a léptetőregisz­ter hossza, azaz azon időperiódusok száma, amely az I bemenetre adott kódolt információs bit idő­pontja és ugyanezen kódolt információs bitnek az O kimeneten való megjelenési időpontja közt el­telik, valamivel kisebb ugyanolyan méretű 13 me­móriaelrendezés esetén. A 6. ábra szerinti memóriarendszer működése a Vl/a és b táblázatokon látható. A Vl/a és b táblá­zatok bemutatják a léptetőregiszter 11 elemek álla­potát, a 10 memóriaelemek állapotait, az I beme­netre adott információt, és az 0 kimeneten megje­lenő információt az 1—30 idő periódusokra nézve. A 6. ábra szerinti kiviteli alakban a 10 memória­elemek sorainak olvasásvezérlő bemenetei közö­sítve vannak a szomszédos memóriaelemek beírás­vezérlő bemeneteivel a 2. ábra szerinti kiviteli alakhoz hasonló módon. Meg kell azonban jegyezni, hogy az 1. ábra szerinti kommutátorelrendezés hasz­nálható a 6. ábra szerinti kiviteli alakban is egy újabb memóriarendszer kiviteli alakot képezve. Az első léptetőregiszter-elemre adott első impulzus kimenetet ad a Dl memóriaelemből az O kimene­ten és az A4 memóriaelemben egy új bitet tárol; ezen memóriarendszer kiviteli alakba történő infor­mációolvasás előtt nincs szükség időperiódus-késés­re. A 14 kommutátorléptető regiszter 11 elemei mindazonáltal átrendezhetők a 4. ábrán szemlélte­tett megoldáshoz hasonló módon, egy további ki­viteli alakot szolgáltatva, amelyben az információ az A4 memóriaelem helyett az Al memóriaelembe íródik az első időperiódusban. Egy újabb kiviteli alak keletkezik, ha a 6. ábrán szereplő kiviteli alakhoz memóriaelem-oszlopokat adunk, ahogy azt már az 5. és 5/a ábrák kapcsán leírtuk, ami me­móriarendszert alkot kódolt információs bitek hal­mazainak párhuzamos tárolására és léptetésére, vagy egyetlen véletlen elérésű memóriával és kom­mutátorral rendelkező egyetlen memóriarendszeren belül, változtatható hosszúságú léptetőregiszter­részek létrehozására. 4

Next

/
Thumbnails
Contents