166784. lajstromszámú szabadalom • Memória rendszer

3 teli alakjának áramköri vázlatai és elrendezési meg­valósításai; és a 13. ábra a memóriarendszerben alkalmazott késleltető elem egy MOS vagy MTS kiviteli alakjá­nak áramköri vázlata. 5 A találmány szerinti memóriarendszer egy vélet­len elérésű memóriaelrendezést tartalmaz, amely egy kommutátorhoz kapcsolódik és azzal együtt működik. A memóriaelrendezést kódolt információ tárolására alkalmas memóriaelemek sokasága al- 10 kotja sorokban és oszlopokban elrendezve. Vala­mennyi memóriaelemnek van bemenete a kódolt információnak a memóriaelembe történő beírására, kimenete az információnak a memóriaelemből tör­ténő kiolvasására, beírás vezérlő bemenete a me- 15 móriaelem megcímzésére a kódolt információnak a memóriaelembe történő beírásához, és olvasásve­zérlő bemenete a memóriaelem megcímzésére a kó­dolt információnak a memóriaelemből történő ki­olvasásához. A memóriaelemek minden egyes sora- 20 ban a beírásvezérlő bemenetek közösítve vannak, és az olvasásvezérlő bemenetek is közösítve vannak; a memóriaelemek valamennyi oszlopában a beíró bemenetek közösítve vannak és az olvasó kimenetek is közösítve vannak. A kommutátor szekvenciáli- 25 san osztja szét az impulzusokat a sorok beírásve­zérlő és olvasásvezérlő bemeneteire, ezzel szekven­ciálisan működteti az elrendezés memóriaelemei­nek sorait és így avval léptető regisztert alkot. A ta­lálmány egyes kiviteli alakjaiban, ahogy azt a 30 rendszer különböző kiviteli alakjainak részletes tárgyalásánál a következőkben megmutatjuk, a kódolt információ egysége pl. egy elemben tárolt bit nincs okvetlenül végigléptetve a memóriaelren­dezésen, hanem lépkedő kódolt információ-lánc- 35 ként jelenik meg a memóriarendszer bemenetein és kimenetein. Az 1. ábrán látható a találmány szerinti memó­riarendszer első kiviteli alakja, amely N bitsoroza­tot n-szer tárol és léptet. Ebben a kiviteli alakban 40 egy N-bites párhuzamos bemenet csatlakozik ki­választott időintervallumokban egyidejűleg a me­móriarendszerre és egyidejűleg egy N-bites párhu­zamos kimenetet ad a memóriarendszer kimenetén. A memóriaregiszter ábrázolt kiviteli alakja vélet- 45 len elérésű 13 memóriaelrendezésből áll, amely n sorban (1, 2, 3, 4, 5, 6, 7, ..., n) és N oszlopban (A, B, C, ..., N, ahol N az összes oszlopok számát jelenti és nincs köze az ábécében elfoglalt nume­rikus helyéhez) elrendezett, véletlen elérésű memó- 50 riaelemekből áll. Minden egyes memóriaelem tar­talmaz egy I bemenetet, 0 kimenetet, W beírás­vezérlő bemenetet és R olvasás vezérlő bemenetet. Minden egyes elemsorban a W beírásvezérlő beme­netek közösítve vannak, és az R olvasásvezérlő be- 55 menetek is közösítve vannak. így pl. az Al, Bl, Cl, ..., NI memóriaelemeknek közös beírásvezérlő és olvasásvezérlő bemenetük van. Valamennyi osz­lopban az I bemenetek közösítve vannak és az 0 kimenetek is közösítve vannak. Ezáltal az Al, 60 A2, A3, A4, A5, A6, A7, ..., An memóriaelemeknek közös IA bemenetük és közös OA kimenetük van. Az R olvasásvezérlő és W beírásvezérlő bemene­tek 14 kommutátorhoz csatlakoznak. Ebben az első kiviteli alakban a 14 kommutátor sorbakapcsolt 65 4 léptetőregiszter 11 elemből áll. Tehát a léptető­regiszter ÍR elemének kimenete a 2R elem beme­netére kapcsolódik stb. Az utolsó nW elem kime­nete az első ÍR elem bemenetére kapcsolódik. így, a léptetőregiszter ÍR elemének bemenetére adott impulzus először az 1W elembe lesz tovább­léptetve, ezután az 1W elemből a 2R elembe stb. és az nW elemből az ÍR elembe úgy, hogy az im­pulzus körbejár a léptetőregiszteren. A léptetőre­giszter egyes elemei állapotának kijelzése 15 kime­neteken történik úgy, hogy legalább az egyik a 15 kimenetek közül impulzus tárolását jelöli az illető léptetőregiszter elemben. A 13 memóriaelrendezés véletlen elérésű 10 me­móriaelemei és a léptetőregiszter 11 elemek külön­féle kiviteli alakjait a továbbiakban részletezzük. Általánosságban« véve, amikor a véletlen elérésű 10 memóriaelemek olyan stabilak, vagy stabilab­bak, mint léptető regiszterelemek, jóval kisebb te­rületet és jóval kisebb teljesítményt igényelnek, mint a léptető regiszterelemek, és így végeredmény­ben egy igen stabil memóriarendszert lehet készí­teni, amely tömöttebb és jóval kisebb teljesítmény­igényű, mint a csupán léptető regiszterelemekből fel­épített memóriarendszerek. Ahol a memóriarend­szer véletlen elérésű 13 memóriaelrendezése n soros, a memóriaelrendezés vezérlésére n-től 2n-ig terjedő számú elemből álló léptetőregisztert használunk. A véletlen elérésű memóriaelrendezésben az elem­oszlopok száma tetszőlegesen növelhető a rendszer működtetéséhez szükséges léptető regiszterelemek számának növelése nélkül, és így minél több vélet­len elérésű memóriaelemet használunk, annál elő­nyösebbé válik a memóriarendszer. Az 1. ábra szerinti kiviteli alak úgy működik, hogy egy kimenetre információt olvas ki az elem­ből, azután új információt ír az elembe a bemenet­ről, így, amikor a léptetőregiszter ÍR elemének ki­menete jelzi, hogy az ÍR elem tárolja az impulzust, az Al, Bl, Cl, ..., NI memóriaelemekben tárolt információ kerül kiolvasásra az OA, OB, OC, ..., ON kimenetekre. Amikor a léptetőregiszter 1W ele­mének kimenete jelzi, hogy az impulzust az 1W elem tárolja, a memóriaelrendezés IA, IB, IC, ..., IN bemeneteire adott információ a vonatkozó Al, Bl, Cl, ..., NI memóriaelemekben kerül tárolásra. Akkor, amikor a léptetőregiszter 2R elemének ki­menete jelzi, hogy az impulzust a 2R elem tárolja, az A2, B2, C2, ..., N2 memóriaelemekben tárolt információ a vonatkozó OA, OB, OC, ..., ON ki­menetekről kerül kiolvasásra. Amikor a léptető­regiszter 2W elemének kimenete jelzi, hogy az im­pulzust a 2W elem tárolja, a memóriaelrendezés IA, IB, IC, ..., IN bemeneteire adott információ a vonatkozó A2, B2, C2, ..., N2 memóriaelemekben kerül tárolásra és így tovább. Az 1. ábra szerinti memóriarendszer működését az l/a—c táblázatok mutatják több periódusra vonatkozóan. Az l/a—c táblázatok mutatják a léptetőregiszter 11 elemek állapotait, a 10 memóriaelemek állapotát, az IA, IB, IC, ..., IN bemenetekre adott információt és az OA, OB, OC, ..., ON kimenetekre kerülő infor­mációt az 1-től 6n-ig terjedő időintervallumban. Az 1. ábra^szerinti kiviteli alakban először a lép­tetőregiszter ÍR elemébe kerülő impulzus az első 2

Next

/
Thumbnails
Contents