156168. lajstromszámú szabadalom • Kapcsolási elrendezés sorosan érkező digitális információ folyamatos tárolására, valamint a tárolt információból egy logikai függvény kimenőjeleinek ciklikus előállítására és tárolására
MAGYAR NÉPKÖZTÁRSASÁG ORSZÁGOS TALÁLMÁNYI HIVATAL SZABADALMI LEÍRÁS SZOLGÁLATI TALÁLMÁNY Bejelentés napja: 1967. XI. 15. (MA—1780) Kiállítási elsőbbsége: 1967. V. 19. Közzététel napja: 1969. I. 25. Megjelent: 1970. I. 10. 156168 Szabadalmi osztály: 21 a1 36 Nemzetközi osztály; H 03 k Decimal osztályozás: Feltalálók: Jávor András oki. villamosmérnök, Rázga Tamás oki. villamosmérnök, Végh Endre oki. villamosmérnök, Budapest Tulajdonos: MTA Központi Fizikai Kutató Intézete, Budapest Kapcsolási elrendezés sorosan érkező digitális információ folyamatos tárolására valamint a tárolt információból egy logikai függvény kimenőjeleinek ciklikus előállítására és tárolására Adatátviteli rendszerekben a nagybiztonságú információátvitelt redundáns kódok alkalmazásával biztosítják. E kódok generálásához általában nagy kapacitású és speioiális tárolók, többnyire lépte tő regiszterek használata válik szükségessé. Érthető tehát az a törekvés, mely egyszerű felépítésű, de ugyanekkor nagy tárolókapacitású léptetőregiszterek előállítására és ezek adatátviteli rendszerekben való alkalmazására irányul. A találmánnyal célunk, hogy több, újiabban elterjedt egyszerű felépítésű léptetőregiszter típust (pl. akusztikus késleltetőt) megfelelő kapcsolási elrendezés kialakításával alkalmassá tegyünk az említett kódolási és dekódolási feladatok ellátására. A találmány magyarázatához az 1. és 2. ábra ismert megoldásokat a 3. és 4, ábra a találmány két kiviteli alakját tartalmazza. E kódok generálása és vevőoldali regenerálása léptetoregiszterek és mod 2 logikai összegező áramkörök segítségével történik. Egy jól ismert, úgynevezett Hagelberger-kód generálására alkalmas kapcsolási elrendezést mutat az i. ábra. Az 1. ábrán feltüntetett rendszerben a kódolásra kerülő digitális információ elemiek bit hármasonként az 1, 2, és 3 ibenienőpontokra kerülnek. Maga az áramkör az egymás után érkező bit hármasokat átmenetileg tárolja a 8 lépteitőregiszter elemiekben, és egy további, úgy-10 nevezett paritásíbittel egészíti ki. E paritásbit képzése az elrendezésben tárolt információ elemek egy meghatározott logikai függvényének előállítását jelenti. A logikai függvény áramköri realizálása az 1. ábra szerinti megoldásban a 9 mod 2 logikai összegző áramkörökben történik. A paritásbittel kiegészült kódolt információ elemek bit négyesek formájában az áramköri elrendezés 4, 5, 6 és 7 kimenőpontján jelennek meg. Az előbbi áramköri feladat megoldásának egy másik ismert változatát mutatja a 2. ábra. Az elrendezésiben előállított paritás «bitek, s maguk 15 a kódolt információ elemek is az előző megoldáséval megegyezőek. A két változat mégis •alapvetően különbözik egymástól, és ez a különbözőség az egyébként azonos logikai függvény áraimkör logikai realizálásában mutaiko» 20 zik meg. Az 1. ábra szerinti megoldásiban a logikai függvény előállítása a 8 léptetőelemek közé szétszórtan beépülő 9 mod 2 logikai összegző áramkörök segítségével történik, míg a 2. ábra 25 szerinti megoldásban egyetlen koncentrált, és több bemenetű 9 mod 2 logikai elem végzi el ugyanazt a funkciót. Azt, hogy a két megoldás közül melyik egyszerűbb, az adott esetben beépítésre kerülő S0 léptetőelemek felépítése határozza meg. 156168