Szabadalmi Közlöny és Védjegyértesítő, 1981 (86. évfolyam, 1-12. szám)

1981-12-01 / 12. szám

988 SZABADALMI KÖZLÖNY 86. ÉVF. 1981. ÉV 12. szám A találmány tárgya eljárás digitális adatátviteli lánc átvitelt kezdeményező és átvitelt végrehajtó különböző sebességű ele­meinek egymáshoz való szinkronizálásara. A szinkronizálásra közbeiktatott illesztő egységet alkalmazunk, amelynek segítsé­­vel megkíséreljük az adatátviteli kapcsolat létrehozását és a kísérletet a megvalósításig folytatjuk, (ró üzemben az átvitelt kezdeményező készülék működtető jelével először az illesztő egység foglaltságát vizsgáljuk és szabad illesztő egység esetén annak végrehajtó jelével mintavételezzük az átviendő adatokat, majd az illesztő egység indító jelét és a mintavételezett adatokat egyidejűleg az átvitelt végrehajtó készülék indító és adatvezeté­keire kapcsoljuk. Olvasó üzemben az illesztő egység olvasás-indí­tás jelével, történik az adatátviteli ciklus kezdeményezése. Az eljárás foganatosítására alkalmas adatátviteli lánc átvitelt kezdeményező készüléket, átvitelt végrehajtó készüléket és közéjük iktatott illesztő egységet és közéjjük iktatott speciális kialakítású illesztő egységet tartalmaz. Az illesztő egység az átvitelt végrehajtó készülékkel kérő és átvételt vezérlő vezeték, valamint kimenő és bementő adatcsatorna útján van összekötve, míg az adatátvitelt kezdeményező készüléket indító vezeték válaszvezeték és adatcsatornák kapcsolják az illesztőkészülékhez. T/21594 (51) G 06 F 3/04 (71) *MTA Központi Fizikai Kutató Intézete, Budapest (72) Bánki Ferenc, 10%, Biri János, 10%, Endrődi Pál, 10%, Kővári István, 10%, Lőrincze Géza, 15%, Nyitrai Zoltán, 10%. Reé Eörs, 15%, Szűcs Ferenc, 20%, vilamosmérkökök, Buda­pest (54) Eljárás hazárdment,es irányfelismerő logika kialakítására számítógépeknél és adatfeldolgozó beren­dezéseknél alkalmazott információt továbbító vonalak­hoz (22) 78.1: .28. (21) MA-3090 A találmány tárgya eljárás hazárdmentes irányfelismerő logi­ka kialakítására számítógépeknél és adatfeldolgozó berendezések­nél alkalmazott információt továbbító vonalakhoz. A találmány szerinti eljárás lényege, hogy az irányfelismerő logikát két ellenütemben 'apcsolt dinamikus tárolóval és két késleltető elemmel végezzük. Alaphelyzetben a két tároló törölt állapotban van. Ha a vonalon az egyik — vett — irányból logikai IGEN-szint érkezik a jelet érzékeljük és adott irányhoz rendelt tároló törlését megszüntetjük ezzel egyidőben a jelet késlel­tetve az adott irányhoz rendeli tároló órabemenetére kapcsol­juk. Vagyis a tárolót beírjuk és a logikai IGEN—szintet a másik irányban tovább adjuk. Amikor a vonalon a vett irányból érkezett logikai IGEN-szint megszűnik a vett irányhoz tartozó tárolót töröljük. A találmány szerinti eljárás előnyei, hogy az irányfelismerést egyetlen integrált áramkörrel valósítja meg és tárolja is. így alkal­massá válik arra, hogy egyetlen irányfelismerő áramkör több vo­nalat is kapcsoljon. Továbbá a dinamikus tárolásból kifolyólag a működéseiévé hazárdmentes. T/21 595 (51) G 06 F 9/16 (71) *MTA Központi Fizikai Kutató Intézet, Budapest (72) Ambrózy György, fizikus, 20%, Vajda Ferenc, 15%, Miskolczi János, 15%, Szabó Imre, 10%, Báti Ferenc, 10%, Reé Eörs, 10%, Vashegyi György, 10%, Bánki Ferenc. 10%, Budapest (54) Berendezés számítógépek utasitáskódjának mikro­­programvezérelt áttranszfonnálására (22) 78.12.19. (21) MA-3075 A találmány tárgya berendezés számítógépek utasításkódjá­nak mikroprogramvezérelt áttranszformálása. A találmány lényege, hogy a központi egység adatkezelő mikroprogramozható mikroprocesszorból, óragenerátorból és mikroprogramcimző mikroprogramozható mikroprocesszorból áll, amely vezetékköteggel csatlakozik a központi cím, adat és vezérlő vezetékrendszerre. A központi egység mikroprogram­­címző kimenetei a mikroprogramtárral, órajel kimenetei pedig 1 utasításkód áttranszformáló egységére van kapcsolva, azonkívül a mikroprogramtár, vezérlő kimenetei, a központi egység és az utasításkód áttranszformáló egység, legalább két vezérlő vezeté­kével, továbbá az utasításkód áttranszformáló egység adatbeme­­netei a központi adat-, cím- és vezérlő vezetékrendszer adatve­zetékeivel, áttranszformált kód kimenetei pedig a központi egy­ség megfelelő bemenetéivel van összekötve. A találmány szerinti berendezés előnyei, hogy nagy integrált­­ságú áramkörökből felépíthető, az utasítás rendszer megváltoz­tatása esetén új dekódolási feltételek kialakítása egyszerű, az utasítás rendszer újabb utasítások beiktatásával tovább bővít­hető, valamint a dekódolás flexibilitása összemérhető a mikro­­programozás flexibilitásával. T/21 596 (51) G 06 F 9/16 (71) *„VILLATI” Villamos Automatika Fővállalkozó és Gyártó Vállalat, Budapest (72) Portörő Lajos, villamosmérnök, 18%, Gyula, Szabó Gábor, villamosmérnök, 15%, Borovszky László, villamosmérnök, 13%, Fazekas Imre, villamos­­mérnök, 13%, Budapest Tóth József villamosmérnök, 13%, Sükösd, Ladányi József, technikus, 10%, Bárányos István, gépészmérnök, 6%, Szabó József, villamosmér­nök, 6%, Budapest, Kelemen László, villamosmérnök, 6%, Debrecen (54) Nagysebességű mikroprogramozott processzor elrendezés (22) 79.12.13. 21 PO-803 (74) Danubia Szabadalmi Iroda, Budapest A találmány tárgya nagysebességű mikroprogramozott pro­cesszor elrendezés, amelynek program memóriája, ennek kime­netéhez csatlakoztatott mikroprogramozott vezérlőegysége, ope­ratív memóriája, ezt címző címregisztere, ki- és bemeneti adat­busza, továbbá a mikroprogramozott vezérlőegységet ütemező óragenerátora van. A találmány szerint a processzor elren­dezés nagy sebességét és különleges stack kezelését lényegében annak köszönheti, hogy a bemeneti adatbusz az operatív memó­ria címregiszteréhez, programcím számlálóhoz, stack regiszter­hez, és általános rendeltetésű regiszterekhez, további aritmetikai és logikai egységhez kapcsolódik, amelyek közül az első kimeneti busza külső egységekhez csatlakozó demultiplexerekkel, külső ugrási feltételeket beadó multiplexerrel és a rendszert vezérlő mikroprogramokat tartalmazó mikroprogram tároló címbemene­tével van összekötve. Az operatív memória kimenete multiplexe­reken keresztül az aritmetikai és logikai egységgel és a bemeneti adatbusszal kapcsolódik. Az így kialakított processzor elrendezés speciális program­technikai lehetőségekkel bír, alkalmas multiprocesszoros üzem szimulálására és periféria csoport vezérlésénél és illesztésénél képes a felmerülő — rendszerint hardware úton megoldott - problémák program technikai eszközökkel történő megoldására, Az alkalmazott különleges stackkezelés révén a multiprocesszo­ros üzem időveszteség nélkül szimulálható. T/21 597 (51) G 06 F 9/20 (71) *MTA Központi Fizikai Kutató Intézete. Budapest (72) Almási Lajos, 17%, Kerényi László, 7%, Lukács József, 17%, Miskolczi János, 7%, Nemes Tibor, 12%, Nyitrai Zoltán, 7%, Sarkadi János, 21%, Somlai László, 12%, villamosmérnö­kök, Budapest (54) Eljárás és berendezés digitális számí­tógéptárolók és ki/bemeneti készülékek címzésére (22) 79.07.17. (21) MA-3179 A találmány tárgya eljárás és berendezés számítógéptárolók címzési tartományának növelésére. A találmány szerinti eljárás lényege, hogy egy csak olvasható tároló, illetve egy ki-bemeneti vezérlőegység címzését ugyanazon címkódokkal végezzük és ezen egységeket a címvezetékköteg nagyobb helyértékű címbitjei és az írás-olvasási jel segítségével választjuk ki. A találmány szerinti berendezés lényege, hogy a csak ol­vasható tároló modul vezérlőegység inverterrel, ÉS—kapuval, valamint írás-olvasás vezetékkel, a ki-bemeneti modul vezérlő­­egység pedig ÉS—kapuval, továbbá ugyancsak az írás-olvasás vezérlő vezetékkel van ellátva. A találmány szerinti eljárás és berendezés előnyei, hogy a tárolóra leképzett perifériális címzés és a csak olvasható progra­mok együttes alkalmazása esetében a lefoglalt tárolócímek területe átlagosan felére csökken. Ily módon a tényleges tároló­­terület jelentősen megnő.

Next

/
Thumbnails
Contents