Szabadalmi Közlöny és Védjegyértesítő, 1981 (86. évfolyam, 1-12. szám)
1981-12-01 / 12. szám
988 SZABADALMI KÖZLÖNY 86. ÉVF. 1981. ÉV 12. szám A találmány tárgya eljárás digitális adatátviteli lánc átvitelt kezdeményező és átvitelt végrehajtó különböző sebességű elemeinek egymáshoz való szinkronizálásara. A szinkronizálásra közbeiktatott illesztő egységet alkalmazunk, amelynek segítsével megkíséreljük az adatátviteli kapcsolat létrehozását és a kísérletet a megvalósításig folytatjuk, (ró üzemben az átvitelt kezdeményező készülék működtető jelével először az illesztő egység foglaltságát vizsgáljuk és szabad illesztő egység esetén annak végrehajtó jelével mintavételezzük az átviendő adatokat, majd az illesztő egység indító jelét és a mintavételezett adatokat egyidejűleg az átvitelt végrehajtó készülék indító és adatvezetékeire kapcsoljuk. Olvasó üzemben az illesztő egység olvasás-indítás jelével, történik az adatátviteli ciklus kezdeményezése. Az eljárás foganatosítására alkalmas adatátviteli lánc átvitelt kezdeményező készüléket, átvitelt végrehajtó készüléket és közéjük iktatott illesztő egységet és közéjjük iktatott speciális kialakítású illesztő egységet tartalmaz. Az illesztő egység az átvitelt végrehajtó készülékkel kérő és átvételt vezérlő vezeték, valamint kimenő és bementő adatcsatorna útján van összekötve, míg az adatátvitelt kezdeményező készüléket indító vezeték válaszvezeték és adatcsatornák kapcsolják az illesztőkészülékhez. T/21594 (51) G 06 F 3/04 (71) *MTA Központi Fizikai Kutató Intézete, Budapest (72) Bánki Ferenc, 10%, Biri János, 10%, Endrődi Pál, 10%, Kővári István, 10%, Lőrincze Géza, 15%, Nyitrai Zoltán, 10%. Reé Eörs, 15%, Szűcs Ferenc, 20%, vilamosmérkökök, Budapest (54) Eljárás hazárdment,es irányfelismerő logika kialakítására számítógépeknél és adatfeldolgozó berendezéseknél alkalmazott információt továbbító vonalakhoz (22) 78.1: .28. (21) MA-3090 A találmány tárgya eljárás hazárdmentes irányfelismerő logika kialakítására számítógépeknél és adatfeldolgozó berendezéseknél alkalmazott információt továbbító vonalakhoz. A találmány szerinti eljárás lényege, hogy az irányfelismerő logikát két ellenütemben 'apcsolt dinamikus tárolóval és két késleltető elemmel végezzük. Alaphelyzetben a két tároló törölt állapotban van. Ha a vonalon az egyik — vett — irányból logikai IGEN-szint érkezik a jelet érzékeljük és adott irányhoz rendelt tároló törlését megszüntetjük ezzel egyidőben a jelet késleltetve az adott irányhoz rendeli tároló órabemenetére kapcsoljuk. Vagyis a tárolót beírjuk és a logikai IGEN—szintet a másik irányban tovább adjuk. Amikor a vonalon a vett irányból érkezett logikai IGEN-szint megszűnik a vett irányhoz tartozó tárolót töröljük. A találmány szerinti eljárás előnyei, hogy az irányfelismerést egyetlen integrált áramkörrel valósítja meg és tárolja is. így alkalmassá válik arra, hogy egyetlen irányfelismerő áramkör több vonalat is kapcsoljon. Továbbá a dinamikus tárolásból kifolyólag a működéseiévé hazárdmentes. T/21 595 (51) G 06 F 9/16 (71) *MTA Központi Fizikai Kutató Intézet, Budapest (72) Ambrózy György, fizikus, 20%, Vajda Ferenc, 15%, Miskolczi János, 15%, Szabó Imre, 10%, Báti Ferenc, 10%, Reé Eörs, 10%, Vashegyi György, 10%, Bánki Ferenc. 10%, Budapest (54) Berendezés számítógépek utasitáskódjának mikroprogramvezérelt áttranszfonnálására (22) 78.12.19. (21) MA-3075 A találmány tárgya berendezés számítógépek utasításkódjának mikroprogramvezérelt áttranszformálása. A találmány lényege, hogy a központi egység adatkezelő mikroprogramozható mikroprocesszorból, óragenerátorból és mikroprogramcimző mikroprogramozható mikroprocesszorból áll, amely vezetékköteggel csatlakozik a központi cím, adat és vezérlő vezetékrendszerre. A központi egység mikroprogramcímző kimenetei a mikroprogramtárral, órajel kimenetei pedig 1 utasításkód áttranszformáló egységére van kapcsolva, azonkívül a mikroprogramtár, vezérlő kimenetei, a központi egység és az utasításkód áttranszformáló egység, legalább két vezérlő vezetékével, továbbá az utasításkód áttranszformáló egység adatbemenetei a központi adat-, cím- és vezérlő vezetékrendszer adatvezetékeivel, áttranszformált kód kimenetei pedig a központi egység megfelelő bemenetéivel van összekötve. A találmány szerinti berendezés előnyei, hogy nagy integráltságú áramkörökből felépíthető, az utasítás rendszer megváltoztatása esetén új dekódolási feltételek kialakítása egyszerű, az utasítás rendszer újabb utasítások beiktatásával tovább bővíthető, valamint a dekódolás flexibilitása összemérhető a mikroprogramozás flexibilitásával. T/21 596 (51) G 06 F 9/16 (71) *„VILLATI” Villamos Automatika Fővállalkozó és Gyártó Vállalat, Budapest (72) Portörő Lajos, villamosmérnök, 18%, Gyula, Szabó Gábor, villamosmérnök, 15%, Borovszky László, villamosmérnök, 13%, Fazekas Imre, villamosmérnök, 13%, Budapest Tóth József villamosmérnök, 13%, Sükösd, Ladányi József, technikus, 10%, Bárányos István, gépészmérnök, 6%, Szabó József, villamosmérnök, 6%, Budapest, Kelemen László, villamosmérnök, 6%, Debrecen (54) Nagysebességű mikroprogramozott processzor elrendezés (22) 79.12.13. 21 PO-803 (74) Danubia Szabadalmi Iroda, Budapest A találmány tárgya nagysebességű mikroprogramozott processzor elrendezés, amelynek program memóriája, ennek kimenetéhez csatlakoztatott mikroprogramozott vezérlőegysége, operatív memóriája, ezt címző címregisztere, ki- és bemeneti adatbusza, továbbá a mikroprogramozott vezérlőegységet ütemező óragenerátora van. A találmány szerint a processzor elrendezés nagy sebességét és különleges stack kezelését lényegében annak köszönheti, hogy a bemeneti adatbusz az operatív memória címregiszteréhez, programcím számlálóhoz, stack regiszterhez, és általános rendeltetésű regiszterekhez, további aritmetikai és logikai egységhez kapcsolódik, amelyek közül az első kimeneti busza külső egységekhez csatlakozó demultiplexerekkel, külső ugrási feltételeket beadó multiplexerrel és a rendszert vezérlő mikroprogramokat tartalmazó mikroprogram tároló címbemenetével van összekötve. Az operatív memória kimenete multiplexereken keresztül az aritmetikai és logikai egységgel és a bemeneti adatbusszal kapcsolódik. Az így kialakított processzor elrendezés speciális programtechnikai lehetőségekkel bír, alkalmas multiprocesszoros üzem szimulálására és periféria csoport vezérlésénél és illesztésénél képes a felmerülő — rendszerint hardware úton megoldott - problémák program technikai eszközökkel történő megoldására, Az alkalmazott különleges stackkezelés révén a multiprocesszoros üzem időveszteség nélkül szimulálható. T/21 597 (51) G 06 F 9/20 (71) *MTA Központi Fizikai Kutató Intézete. Budapest (72) Almási Lajos, 17%, Kerényi László, 7%, Lukács József, 17%, Miskolczi János, 7%, Nemes Tibor, 12%, Nyitrai Zoltán, 7%, Sarkadi János, 21%, Somlai László, 12%, villamosmérnökök, Budapest (54) Eljárás és berendezés digitális számítógéptárolók és ki/bemeneti készülékek címzésére (22) 79.07.17. (21) MA-3179 A találmány tárgya eljárás és berendezés számítógéptárolók címzési tartományának növelésére. A találmány szerinti eljárás lényege, hogy egy csak olvasható tároló, illetve egy ki-bemeneti vezérlőegység címzését ugyanazon címkódokkal végezzük és ezen egységeket a címvezetékköteg nagyobb helyértékű címbitjei és az írás-olvasási jel segítségével választjuk ki. A találmány szerinti berendezés lényege, hogy a csak olvasható tároló modul vezérlőegység inverterrel, ÉS—kapuval, valamint írás-olvasás vezetékkel, a ki-bemeneti modul vezérlőegység pedig ÉS—kapuval, továbbá ugyancsak az írás-olvasás vezérlő vezetékkel van ellátva. A találmány szerinti eljárás és berendezés előnyei, hogy a tárolóra leképzett perifériális címzés és a csak olvasható programok együttes alkalmazása esetében a lefoglalt tárolócímek területe átlagosan felére csökken. Ily módon a tényleges tárolóterület jelentősen megnő.